Convertisseur numérique vers analogique

Convertisseur numérique vers analogique La présente description concerne un DAC comprenant : - un premier pixel (103B) comprenant une première grille de connexion (215) reliant un nœud mémoire (214) du premier pixel et un nœud de lecture capacitif (SN) ; - un deuxième pixel comprenant une première g...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
Hauptverfasser: MANDIER, Christophe, VIGNETTI, Matteo Maria
Format: Patent
Sprache:fre
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
Beschreibung
Zusammenfassung:Convertisseur numérique vers analogique La présente description concerne un DAC comprenant : - un premier pixel (103B) comprenant une première grille de connexion (215) reliant un nœud mémoire (214) du premier pixel et un nœud de lecture capacitif (SN) ; - un deuxième pixel comprenant une première grille de connexion (215) reliant un nœud mémoire (214) du deuxième pixel (103B) et le nœud de lecture capacitif (SN) ; - un transistor de réinitialisation (220) reliant le nœud de lecture à un premier rail d'alimentation de tension (VRTRST) ; et - un circuit de commande (109) configuré pour : stocker une charge électrique en activant le transistor de réinitialisation (220) pour appliquer une tension de référence (VLOW) au nœud mémoire (214) de chacun des premier et deuxième pixels ; et générer une tension du DAC au niveau du nœud de lecture en désactivant le transistor de réinitialisation (220) et en commandant les premières grilles de connexion des premier et deuxième pixels pour transférer la charge stockée. Figure pour l'abrégé : Fig. 2 The present disclosure relates to a DAC that includes: a first pixel including a first transfer gate coupling a memory node of the first pixel and a capacitive sensing node (SN); a second pixel comprising a first transfer gate coupling a memory node of the second pixel and the capacitive SN; a reset transistor coupling the sensing node to a first voltage supply rail; and a control circuit configured to store electrical charge by activating the reset transistor to apply a reference voltage to the memory node of each of the first and second pixels; and generate a voltage of the DAC at the sensing node by deactivating the reset transistor and controlling the first transfer gates of the first and second pixels to transfer the charge stored.