PROCEDE D'ANALYSE DU COMPORTEMENT D'UN CIRCUIT INTEGRE MIS EN OEUVRE PAR ORDINATEUR
L'invention a pour objet un procédé d'analyse du comportement d'un circuit intégré mis en œuvre par ordinateur comprenant : - l'extraction des noms des composants physiques décrits au niveau RTL (ou supérieur), donc des composants physiques représentés, ainsi que les noms des mod...
Gespeichert in:
Hauptverfasser: | , |
---|---|
Format: | Patent |
Sprache: | fre |
Schlagworte: | |
Online-Zugang: | Volltext bestellen |
Tags: |
Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
|
container_end_page | |
---|---|
container_issue | |
container_start_page | |
container_title | |
container_volume | |
creator | HERON OLIVIER SANDIONIGI CHIARA |
description | L'invention a pour objet un procédé d'analyse du comportement d'un circuit intégré mis en œuvre par ordinateur comprenant : - l'extraction des noms des composants physiques décrits au niveau RTL (ou supérieur), donc des composants physiques représentés, ainsi que les noms des modules (TAB1) ; - l'extraction des noms des composants physiques d'un chemin du circuit au niveau porte logique (TAB2) ; - la labellisation des noms des composants physiques des chemins (TAB2) avec les noms des composants physiques connus ou les noms des modules parents (TAB3) ; - l'extraction des paramètres physiques de résultats de simulation/analyse du circuit au niveau supérieur. La sortie est composée de tableaux associatifs contenant les paramètres physiques des composants physiques décrits au niveau visé (TAB4 et TAB5) ; - l'assignation des paramètres physiques déterminés à l'étape précédente, aux composants labellisés des chemins (TAB6).
A method for analyzing the behavior of an integrated circuit implemented by computer comprises: the extraction of the names of the physical components described at the RTL (or higher) level, therefore of the physical components represented, as well as the names of the modules; the extraction of the names of the physical components of a path of the circuit at the logic gate level; the labeling of the names of the physical components of the paths with the names of the known physical components or the names of the parent modules; the extraction of the physical parameters of results of simulation/analysis of the circuit at the higher level. The output is composed of associative arrays containing the physical parameters of the physical components described at the envisaged level; the assignment of the physical parameters determined in the previous step, to the labeled components of the paths. |
format | Patent |
fullrecord | <record><control><sourceid>epo_EVB</sourceid><recordid>TN_cdi_epo_espacenet_FR3010208A1</recordid><sourceformat>XML</sourceformat><sourcesystem>PC</sourcesystem><sourcerecordid>FR3010208A1</sourcerecordid><originalsourceid>FETCH-epo_espacenet_FR3010208A13</originalsourceid><addsrcrecordid>eNqNirEKwjAURbs4iPoPb3MSUru4huRVA-YlvLwUnEqROIkW6v9jBj_A6Z7DuesmRQ4GLYLda9LXW6qUwQQfAwt6JKklExjHJjsBR4JnRvAuARIEzEO1qBkCW0daMPO2WT2m51J2v9000KOYy6HM77Es83Qvr_IZe-5Uq47qpNvuj8sXg1AvNQ</addsrcrecordid><sourcetype>Open Access Repository</sourcetype><iscdi>true</iscdi><recordtype>patent</recordtype></control><display><type>patent</type><title>PROCEDE D'ANALYSE DU COMPORTEMENT D'UN CIRCUIT INTEGRE MIS EN OEUVRE PAR ORDINATEUR</title><source>esp@cenet</source><creator>HERON OLIVIER ; SANDIONIGI CHIARA</creator><creatorcontrib>HERON OLIVIER ; SANDIONIGI CHIARA</creatorcontrib><description>L'invention a pour objet un procédé d'analyse du comportement d'un circuit intégré mis en œuvre par ordinateur comprenant : - l'extraction des noms des composants physiques décrits au niveau RTL (ou supérieur), donc des composants physiques représentés, ainsi que les noms des modules (TAB1) ; - l'extraction des noms des composants physiques d'un chemin du circuit au niveau porte logique (TAB2) ; - la labellisation des noms des composants physiques des chemins (TAB2) avec les noms des composants physiques connus ou les noms des modules parents (TAB3) ; - l'extraction des paramètres physiques de résultats de simulation/analyse du circuit au niveau supérieur. La sortie est composée de tableaux associatifs contenant les paramètres physiques des composants physiques décrits au niveau visé (TAB4 et TAB5) ; - l'assignation des paramètres physiques déterminés à l'étape précédente, aux composants labellisés des chemins (TAB6).
A method for analyzing the behavior of an integrated circuit implemented by computer comprises: the extraction of the names of the physical components described at the RTL (or higher) level, therefore of the physical components represented, as well as the names of the modules; the extraction of the names of the physical components of a path of the circuit at the logic gate level; the labeling of the names of the physical components of the paths with the names of the known physical components or the names of the parent modules; the extraction of the physical parameters of results of simulation/analysis of the circuit at the higher level. The output is composed of associative arrays containing the physical parameters of the physical components described at the envisaged level; the assignment of the physical parameters determined in the previous step, to the labeled components of the paths.</description><language>fre</language><subject>CALCULATING ; COMPUTING ; COUNTING ; ELECTRIC DIGITAL DATA PROCESSING ; PHYSICS</subject><creationdate>2015</creationdate><oa>free_for_read</oa><woscitedreferencessubscribed>false</woscitedreferencessubscribed></display><links><openurl>$$Topenurl_article</openurl><openurlfulltext>$$Topenurlfull_article</openurlfulltext><thumbnail>$$Tsyndetics_thumb_exl</thumbnail><linktohtml>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&date=20150306&DB=EPODOC&CC=FR&NR=3010208A1$$EHTML$$P50$$Gepo$$Hfree_for_read</linktohtml><link.rule.ids>230,308,780,885,25564,76419</link.rule.ids><linktorsrc>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&date=20150306&DB=EPODOC&CC=FR&NR=3010208A1$$EView_record_in_European_Patent_Office$$FView_record_in_$$GEuropean_Patent_Office$$Hfree_for_read</linktorsrc></links><search><creatorcontrib>HERON OLIVIER</creatorcontrib><creatorcontrib>SANDIONIGI CHIARA</creatorcontrib><title>PROCEDE D'ANALYSE DU COMPORTEMENT D'UN CIRCUIT INTEGRE MIS EN OEUVRE PAR ORDINATEUR</title><description>L'invention a pour objet un procédé d'analyse du comportement d'un circuit intégré mis en œuvre par ordinateur comprenant : - l'extraction des noms des composants physiques décrits au niveau RTL (ou supérieur), donc des composants physiques représentés, ainsi que les noms des modules (TAB1) ; - l'extraction des noms des composants physiques d'un chemin du circuit au niveau porte logique (TAB2) ; - la labellisation des noms des composants physiques des chemins (TAB2) avec les noms des composants physiques connus ou les noms des modules parents (TAB3) ; - l'extraction des paramètres physiques de résultats de simulation/analyse du circuit au niveau supérieur. La sortie est composée de tableaux associatifs contenant les paramètres physiques des composants physiques décrits au niveau visé (TAB4 et TAB5) ; - l'assignation des paramètres physiques déterminés à l'étape précédente, aux composants labellisés des chemins (TAB6).
A method for analyzing the behavior of an integrated circuit implemented by computer comprises: the extraction of the names of the physical components described at the RTL (or higher) level, therefore of the physical components represented, as well as the names of the modules; the extraction of the names of the physical components of a path of the circuit at the logic gate level; the labeling of the names of the physical components of the paths with the names of the known physical components or the names of the parent modules; the extraction of the physical parameters of results of simulation/analysis of the circuit at the higher level. The output is composed of associative arrays containing the physical parameters of the physical components described at the envisaged level; the assignment of the physical parameters determined in the previous step, to the labeled components of the paths.</description><subject>CALCULATING</subject><subject>COMPUTING</subject><subject>COUNTING</subject><subject>ELECTRIC DIGITAL DATA PROCESSING</subject><subject>PHYSICS</subject><fulltext>true</fulltext><rsrctype>patent</rsrctype><creationdate>2015</creationdate><recordtype>patent</recordtype><sourceid>EVB</sourceid><recordid>eNqNirEKwjAURbs4iPoPb3MSUru4huRVA-YlvLwUnEqROIkW6v9jBj_A6Z7DuesmRQ4GLYLda9LXW6qUwQQfAwt6JKklExjHJjsBR4JnRvAuARIEzEO1qBkCW0daMPO2WT2m51J2v9000KOYy6HM77Es83Qvr_IZe-5Uq47qpNvuj8sXg1AvNQ</recordid><startdate>20150306</startdate><enddate>20150306</enddate><creator>HERON OLIVIER</creator><creator>SANDIONIGI CHIARA</creator><scope>EVB</scope></search><sort><creationdate>20150306</creationdate><title>PROCEDE D'ANALYSE DU COMPORTEMENT D'UN CIRCUIT INTEGRE MIS EN OEUVRE PAR ORDINATEUR</title><author>HERON OLIVIER ; SANDIONIGI CHIARA</author></sort><facets><frbrtype>5</frbrtype><frbrgroupid>cdi_FETCH-epo_espacenet_FR3010208A13</frbrgroupid><rsrctype>patents</rsrctype><prefilter>patents</prefilter><language>fre</language><creationdate>2015</creationdate><topic>CALCULATING</topic><topic>COMPUTING</topic><topic>COUNTING</topic><topic>ELECTRIC DIGITAL DATA PROCESSING</topic><topic>PHYSICS</topic><toplevel>online_resources</toplevel><creatorcontrib>HERON OLIVIER</creatorcontrib><creatorcontrib>SANDIONIGI CHIARA</creatorcontrib><collection>esp@cenet</collection></facets><delivery><delcategory>Remote Search Resource</delcategory><fulltext>fulltext_linktorsrc</fulltext></delivery><addata><au>HERON OLIVIER</au><au>SANDIONIGI CHIARA</au><format>patent</format><genre>patent</genre><ristype>GEN</ristype><title>PROCEDE D'ANALYSE DU COMPORTEMENT D'UN CIRCUIT INTEGRE MIS EN OEUVRE PAR ORDINATEUR</title><date>2015-03-06</date><risdate>2015</risdate><abstract>L'invention a pour objet un procédé d'analyse du comportement d'un circuit intégré mis en œuvre par ordinateur comprenant : - l'extraction des noms des composants physiques décrits au niveau RTL (ou supérieur), donc des composants physiques représentés, ainsi que les noms des modules (TAB1) ; - l'extraction des noms des composants physiques d'un chemin du circuit au niveau porte logique (TAB2) ; - la labellisation des noms des composants physiques des chemins (TAB2) avec les noms des composants physiques connus ou les noms des modules parents (TAB3) ; - l'extraction des paramètres physiques de résultats de simulation/analyse du circuit au niveau supérieur. La sortie est composée de tableaux associatifs contenant les paramètres physiques des composants physiques décrits au niveau visé (TAB4 et TAB5) ; - l'assignation des paramètres physiques déterminés à l'étape précédente, aux composants labellisés des chemins (TAB6).
A method for analyzing the behavior of an integrated circuit implemented by computer comprises: the extraction of the names of the physical components described at the RTL (or higher) level, therefore of the physical components represented, as well as the names of the modules; the extraction of the names of the physical components of a path of the circuit at the logic gate level; the labeling of the names of the physical components of the paths with the names of the known physical components or the names of the parent modules; the extraction of the physical parameters of results of simulation/analysis of the circuit at the higher level. The output is composed of associative arrays containing the physical parameters of the physical components described at the envisaged level; the assignment of the physical parameters determined in the previous step, to the labeled components of the paths.</abstract><oa>free_for_read</oa></addata></record> |
fulltext | fulltext_linktorsrc |
identifier | |
ispartof | |
issn | |
language | fre |
recordid | cdi_epo_espacenet_FR3010208A1 |
source | esp@cenet |
subjects | CALCULATING COMPUTING COUNTING ELECTRIC DIGITAL DATA PROCESSING PHYSICS |
title | PROCEDE D'ANALYSE DU COMPORTEMENT D'UN CIRCUIT INTEGRE MIS EN OEUVRE PAR ORDINATEUR |
url | https://sfx.bib-bvb.de/sfx_tum?ctx_ver=Z39.88-2004&ctx_enc=info:ofi/enc:UTF-8&ctx_tim=2025-01-07T18%3A33%3A46IST&url_ver=Z39.88-2004&url_ctx_fmt=infofi/fmt:kev:mtx:ctx&rfr_id=info:sid/primo.exlibrisgroup.com:primo3-Article-epo_EVB&rft_val_fmt=info:ofi/fmt:kev:mtx:patent&rft.genre=patent&rft.au=HERON%20OLIVIER&rft.date=2015-03-06&rft_id=info:doi/&rft_dat=%3Cepo_EVB%3EFR3010208A1%3C/epo_EVB%3E%3Curl%3E%3C/url%3E&disable_directlink=true&sfx.directlink=off&sfx.report_link=0&rft_id=info:oai/&rft_id=info:pmid/&rfr_iscdi=true |