PROCEDE D'ANALYSE DU COMPORTEMENT D'UN CIRCUIT INTEGRE MIS EN OEUVRE PAR ORDINATEUR

L'invention a pour objet un procédé d'analyse du comportement d'un circuit intégré mis en œuvre par ordinateur comprenant : - l'extraction des noms des composants physiques décrits au niveau RTL (ou supérieur), donc des composants physiques représentés, ainsi que les noms des mod...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
Hauptverfasser: HERON OLIVIER, SANDIONIGI CHIARA
Format: Patent
Sprache:fre
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
Beschreibung
Zusammenfassung:L'invention a pour objet un procédé d'analyse du comportement d'un circuit intégré mis en œuvre par ordinateur comprenant : - l'extraction des noms des composants physiques décrits au niveau RTL (ou supérieur), donc des composants physiques représentés, ainsi que les noms des modules (TAB1) ; - l'extraction des noms des composants physiques d'un chemin du circuit au niveau porte logique (TAB2) ; - la labellisation des noms des composants physiques des chemins (TAB2) avec les noms des composants physiques connus ou les noms des modules parents (TAB3) ; - l'extraction des paramètres physiques de résultats de simulation/analyse du circuit au niveau supérieur. La sortie est composée de tableaux associatifs contenant les paramètres physiques des composants physiques décrits au niveau visé (TAB4 et TAB5) ; - l'assignation des paramètres physiques déterminés à l'étape précédente, aux composants labellisés des chemins (TAB6). A method for analyzing the behavior of an integrated circuit implemented by computer comprises: the extraction of the names of the physical components described at the RTL (or higher) level, therefore of the physical components represented, as well as the names of the modules; the extraction of the names of the physical components of a path of the circuit at the logic gate level; the labeling of the names of the physical components of the paths with the names of the known physical components or the names of the parent modules; the extraction of the physical parameters of results of simulation/analysis of the circuit at the higher level. The output is composed of associative arrays containing the physical parameters of the physical components described at the envisaged level; the assignment of the physical parameters determined in the previous step, to the labeled components of the paths.