MEMOIRE A ACCES VECTORIEL

The invention concerns parallel memories which enable access into a table of aligned equidistant components, said components being considered as constituting a vector of N components. The memory (1) is organised in M memory banks (8). Each memory bank (8) comprises an addressing computer. The memory...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
Hauptverfasser: DEMEURE CEDRIC, TOMASINI DIDIER
Format: Patent
Sprache:fre
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
Beschreibung
Zusammenfassung:The invention concerns parallel memories which enable access into a table of aligned equidistant components, said components being considered as constituting a vector of N components. The memory (1) is organised in M memory banks (8). Each memory bank (8) comprises an addressing computer. The memory (1) comprises a unidirectional network (6). The unidirectional network (6) performs a permutation of the components of the accessing vector and a translation of the specific value t of the vector components. The invention is particularly applicable to Single Instruction Multiple Data machines. L'invention concerne les mémoires parallèles qui permettent d'accéder dans un tableau à des composantes alignées et équidistantes, ces composantes étant vues comme constituant un vecteur de N composantes.La mémoire (1) est organisée en M bancs mémoire (8). Chaque banc mémoire (8) comporte un calculateur d'adresse. La mémoire (1) comprend un réseau unidirectionnel (6). Le réseau unidirectionnel (6) réalise une permutation des composantes du vecteur en accès et une translation d'une valeur déterminée t des composantes du vecteur.Application, en particulier, à des machines de type SIMD, abréviation des termes anglo-saxons Single Instruction Multiple Data.