Test module to analyse execution of program by microprocessor card
The test module (4) is connected to the address (16), data(17) and control (18) bus of a microprocessor card (1). The test module has an optical interface (25) to communicate with external controls, and a logic unit (30) connected to the control lines (18) of the microprocessor card and to lines (26...
Gespeichert in:
1. Verfasser: | |
---|---|
Format: | Patent |
Sprache: | eng ; fre |
Schlagworte: | |
Online-Zugang: | Volltext bestellen |
Tags: |
Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
|
Zusammenfassung: | The test module (4) is connected to the address (16), data(17) and control (18) bus of a microprocessor card (1). The test module has an optical interface (25) to communicate with external controls, and a logic unit (30) connected to the control lines (18) of the microprocessor card and to lines (26) from the external interface (25). The test module has a condition memory (32) connected to the address bus during access cycles of the microprocessor, and passes data to the logic unit (30). A control memory (34) is also connected to the buses, and its contents can be altered during access cycles and read via the interface. The condition memory has bits that can be modified during execution, causing transfer of the control bits to the microprocessor, to test different paths.
Le module comprend une unité logique (30) reliée aux lignes de commande (18) de la carte (1) et à des lignes de commande (26) provenant d'un système de commande extérieur; une mémoire de conditions sur les adresses dont l'entrée d'adresse est reliée au bus d'adresses (16) de la carte (1) pendant les cyles d'accès du microprocesseur (12) exécutant le programme à analyser, et dont l'accès de donnée est relié à l'unité logique (30); et des mémoires de contrôle (34) dont le contenu peut être lu vers l'interface système. La mémoire de conditions contient des bits de condition programmables déterminant les conditions dans lesquelles le contenu de certaines des mémoires de contrôle (34) est modifié. Pendant l'exécution du programme à analyser, la mémoire de conditions est lue à chaque cycle d'accès du microprocesseur, et l'unité logique (30) commande des écritures dans les mémoires de contrôle (34) en fonction des bits de condition lus et des signaux présents sur les lignes de commande (18). |
---|