ADAPTATEUR DE CANAL A CANAL
Adaptateur de canal à canal permettant d'interconnecter entre eux une pluralité de processeurs de données. L'adaptateur 10 comprend plusieurs accès chacun étant connecté à un canal d'entrée/sortie d'un des processeurs, un circuit de transfert de données entre les accès, des mécan...
Gespeichert in:
1. Verfasser: | |
---|---|
Format: | Patent |
Sprache: | fre |
Schlagworte: | |
Online-Zugang: | Volltext bestellen |
Tags: |
Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
|
Zusammenfassung: | Adaptateur de canal à canal permettant d'interconnecter entre eux une pluralité de processeurs de données. L'adaptateur 10 comprend plusieurs accès chacun étant connecté à un canal d'entrée/sortie d'un des processeurs, un circuit de transfert de données entre les accès, des mécanismes de commande permettant la détection d'adresses de dispositifs d'entrée/sortie prédéterminées reçues aux accès, et un circuit de commande permettant au circuit de transfert de données de fournir une interconnexion de transfert de données en réponse à toute détection d'une adresse de dispositif d'entrée/sortie reçue par deux des accès. Application aux systèmes de traitement de données comportant plusieurs processeurs.
A high performance channel-to-channel adapter for interconnecting two or more digital computers or digital data processors. Multiple input/output device addresses are recognized by the channel-to-channel adapter. The channel-to-channel adapter makes the proper processor-to-processor connection by matching device addresses. In particular, it interconnects for data transfer purposes the two processors for which the same device address has been received. The assignment of device addresses for processor use and the direction of data transfer are by conventions agreed to among the software systems executing on the interconnected processors. The channel-to-channel adapter does not have a view of these conventions. In the more general case, two device addresses are assigned by software convention to each processor-to-processor link, one address being used to transfer data in one direction and the other address being used to transfer data in the opposite direction. |
---|