Serial bus termination

Esillä olevan keksinnön mukaisen esimerkkinäkökohdan mukaisesti tarjotaan laitteisto elektronisen viestintämoduulin (10) yhdistämiseksi sarjadataväylään, käsittäen: väylän päätepiirin (11), joka käsittää ensimmäisen kanavatransistorin, FET (engl. field effect transistor) (20), joka käsittää ensimmäi...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
Hauptverfasser: LAVIKKO, Tommi, KALALAHTI, Matti
Format: Patent
Sprache:eng ; fin ; swe
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
Beschreibung
Zusammenfassung:Esillä olevan keksinnön mukaisen esimerkkinäkökohdan mukaisesti tarjotaan laitteisto elektronisen viestintämoduulin (10) yhdistämiseksi sarjadataväylään, käsittäen: väylän päätepiirin (11), joka käsittää ensimmäisen kanavatransistorin, FET (engl. field effect transistor) (20), joka käsittää ensimmäisen diodin (21), toisen FET:n (30), joka käsittää toisen diodin (31), ja päätevastuksen (40). Päätevastus on yhdistetty ensimmäisen ja toisen FET:n vastaaviin kollektoriliittimiin. FET:t on yhdistetty ohjausjohtoon (50) laitteiston aktivoimiseksi väylän päättämiseksi ja sovitettu yhdistämään ensimmäisen johdon ja toisen johdon päätevastukseen. Väylän päätepiiri on sovitettu estämään ensimmäisen johdon ja toisen johdon yhdistäminen päätevastukseen vasteena sille, että tulojohto deaktivoi väylän päättämisen. According to an example aspect of the present invention, there is provided an apparatus for connecting an electronic communication module (10) to a serial data bus, comprising: a bus termination circuit (11) comprising a first field effect transistor, FET (20) comprising a first diode (21), a second FET (30) comprising a second diode (31), and a termination resistor (40). The termination resistor is connected to respective drain terminals of the first and second FET. The FETs are connected to a control line (50) for activating the apparatus for terminating the bus and adapted to connect the first line and the second line to the termination resistor. The bus termination circuit is adapted to prevent connecting the first line and the second line to the termination resistor in response to deactivating termination of the bus by the input line.