Celda EPROM acopada a compuerta para cabezal de impresión
Un circuito de control del cabezal de impresión para una impresora de chorro de tinta, el circuito de control del cabezal de impresión que comprende una celda EPROM (270), el circuito de control del cabezal de impresión que tiene un sustrato semiconductor (252), una y solo una capa de polisilicio (2...
Gespeichert in:
1. Verfasser: | |
---|---|
Format: | Patent |
Sprache: | spa |
Schlagworte: | |
Online-Zugang: | Volltext bestellen |
Tags: |
Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
|
Zusammenfassung: | Un circuito de control del cabezal de impresión para una impresora de chorro de tinta, el circuito de control del cabezal de impresión que comprende una celda EPROM (270), el circuito de control del cabezal de impresión que tiene un sustrato semiconductor (252), una y solo una capa de polisilicio (256) dispuesta sobre el sustrato semiconductor (252), y una capa conductora (260) dispuesta encima de la capa de polisilicio (256), la celda EPROM (270) que comprende: un transistor de control (272), que tiene una compuerta flotante (280) que comprende una parte de la capa de polisilicio (256); un transistor EPROM (274), que tiene una compuerta flotante (282) que comprende una parte de la capa de polisilicio (256); y una interconexión eléctrica, que comprende una parte de la capa conductora (260), que interconecta la compuerta flotante (280) del transistor de control (272) y la compuerta flotante (282) del transistor EPROM (274), en donde el transistor de control (272) comprende una fuente (278) y un drenaje (276), y el transistor EPROM (274) comprende un drenaje (284), en donde la capa conductora (260) está configurada para conectar la fuente (278) del transistor de control (272) al drenaje (284) del transistor EPROM (274).
An EPROM cell in a printhead control circuit for an inkjet printer, having exactly one polysilicon layer and a conductive layer disposed above the polysilicon layer, includes a control transistor and an EPROM transistor. The control and EPROM transistors each have floating gates comprising a portion of the polysilicon layer, and an electrical interconnection, comprising a portion of the conductive layer, interconnects the floating gate of the control transistor and the floating gate of the EPROM transistor. |
---|