Systems and methods for turbo iterative decoding of low error rate and low complexity (Machine-translation by Google Translate, not legally binding)

Systems and methods for turbo iterative decoding of low error rate and low complexity. The invention relates to an iterative turbo decoding method of low error rate and low complexity characterized in that it comprises (a) the storage of the llr metrics in an input memory bank that subsequently deli...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
Hauptverfasser: GOMEZ PAREDES, Gerardo, MARTIN VEGA, Francisco Javier, ENTRAMBASAGUAS MUNOZ, José Tomás, BLANQUEZ CASADO, Francisco, LOPEZ MARTINEZ, Francisco Javier
Format: Patent
Sprache:eng ; spa
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
Beschreibung
Zusammenfassung:Systems and methods for turbo iterative decoding of low error rate and low complexity. The invention relates to an iterative turbo decoding method of low error rate and low complexity characterized in that it comprises (a) the storage of the llr metrics in an input memory bank that subsequently delivers, or the block corresponding to a decoder does not parallel that works forward (fw) and backward (bw), well the sub-blocks corresponding to two or more parallel decoders fw/bw; (b) the calculation of a-posteriori metrics by the decoder (s); (c) the calculation by one or more extrinsic calculation units of the extrinsic information; and (d) the comparison of llr measures a-posteriori fw and bw along different iterations. The invention refers to different implementations of the method as well as systems that implement said method and its variants. (Machine-translation by Google Translate, not legally binding) Sistemas y métodos para turbo decodificación iterativa de baja tasa de error y baja complejidad. La invención se refiere a un método de turbo decodificación iterativa de baja tasa de error y baja complejidad caracterizado porque comprende (a) el almacenamiento de las métricas LLR en un banco de memoria de entrada que posteriormente entrega, bien el bloque correspondiente a un decodificador no paralelo que trabaja hacia delante (fw) y hacia atrás (bw), bien los sub-bloques correspondientes a dos o más decodificadores paralelos fw/bw; (b) el cálculo de métricas a-posteriori por el o los decodificadores; (c) el cálculo por una o más unidades de cálculo extrínsecas de la información extrínseca; y (d) la comparación de las medidas LLR a-posteriori fw y bw a lo largo de distintas iteraciones. La invención refiere diferentes implementaciones del método así como sistemas que implementan dicho método y sus variantes.