Method and system for the acquisition of digital data with power reduction (Machine-translation by Google Translate, not legally binding)

Method and system for the acquisition of digital data with power reduction. The present invention relates to a method and a system for acquiring digital data with power reduction in synchronous sequential circuits controlled by a synchronism signal with period t. It comprises receiving an input data...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
Hauptverfasser: SANCHO DE MINGO, Carlos, BENITO DEL MONTE, Dámaso, PASCUAL GONZALEZ, Pedro Pablo, DE LA PENA LLERANDI, Jaime, CEZON DOMINGUEZ, Angel Rufino
Format: Patent
Sprache:eng ; spa
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
Beschreibung
Zusammenfassung:Method and system for the acquisition of digital data with power reduction. The present invention relates to a method and a system for acquiring digital data with power reduction in synchronous sequential circuits controlled by a synchronism signal with period t. It comprises receiving an input data during a first synchronization cycle; send it to a memory module; request, already in a second synchronization cycle, a reading of input data from a microprocessor to the memory module; provide the data stored to the microprocessor; then receiving a second input data in the pickup module during the same second synchronization cycle; send it to the memory module; and replacing in the memory module the first data stored by the second data. (Machine-translation by Google Translate, not legally binding) Método y sistema para la adquisición de datos digitales con reducción de potencia. La presente invención se refiere a un método y un sistema para la adquisición de datos digitales con reducción de potencia en circuitos secuenciales síncronos controlados por una señal de sincronismo con periodo T. Comprende recibir un dato de entrada durante un primer ciclo de sincronismo; enviarlo a un módulo de memoria; solicitar, ya en un segundo ciclo de sincronismo, una lectura de datos de entrada desde un microprocesador al módulo de memoria; proporcionar el dato almacenado al microprocesador; a continuación recibir un segundo dato de entrada en el módulo captador durante el mismo segundo ciclo de sincronismo; enviarlo al módulo de memoria; y sustituir en el módulo de memoria el primer dato almacenado por el segundo dato.