METODO PARA LA IMPLEMENTACION DE UN AMPLIFICADOR DE CAPACIDADES CONMUTADAS INSENSIBLE A LA RELACION ENTRE LAS CAPACIDADES Y AL OFFSET DE LOS AMPLIFICADORES
Método para la implementación de un amplificador de capacidades conmutadas insensible a la relación entre las capacidades y al offset de los amplificadores. El método consiste en utilizar cuatro fases de reloj y dos amplificadores operacionales en un circuito de capacidades conmutadas, de forma que,...
Gespeichert in:
Hauptverfasser: | , , , , , |
---|---|
Format: | Patent |
Sprache: | spa |
Schlagworte: | |
Online-Zugang: | Volltext bestellen |
Tags: |
Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
|
Zusammenfassung: | Método para la implementación de un amplificador de capacidades conmutadas insensible a la relación entre las capacidades y al offset de los amplificadores. El método consiste en utilizar cuatro fases de reloj y dos amplificadores operacionales en un circuito de capacidades conmutadas, de forma que, tras las dos primeras fases de reloj se almacene una estimación del error producido por el desapareamiento entre capacidades. Posteriormente, en las dos fases de reloj restantes, se realimenta dicho error para realizar una amplificación con ganancia independiente de la relación entre capacidades y el offset de los amplificadores operacionales. El circuito propuesto para la implementación de la invención consta de dos amplificadores operacionales (o de transconductacia) y tres condensadores, de forma que uno de ellos se utiliza para el almacenamiento del error. El método propuesto permite liberar un amplificador operacional en fases de reloj no consecutivas y realizar el muestreo y retención de la señal de entrada sin aumento del consumo de potencia.
The invention relates to a method of producing a switched-capacitor amplifier that is insensitive to the capacitor ratio and the offset of the amplifiers. The inventive method comprises the use of four clock phases and two operational amplifiers in a switched capacitor circuit, such that, after the first two clock phases, an estimate of the error produced by capacitor decoupling is saved. Subsequently, during the two remaining clock phases, the aforementioned error is fed back in order to produce an amplification with gain independent of the capacitor ratio and the offset of the operational amplifiers. The circuit used to implement the inventive method comprises two operational amplifiers (or transconductance amplifiers) and three capacitors, one of which is used to save the error. The invention also relates to the method used to release an operational amplifier during non-consecutive clock phases and to sample and retain the input signal without increasing power consumption. |
---|