PROCESADOR PARA LA NORMALIZACION DE BLOQUE
SE PRESENTA UN METODO Y APARATO PARA LLEVAR A CABO UN CODIFICADOR DE VOZ EN UN CIRCUITO INTEGRADO ESPECIFICO DE APLICACION (ASIC). EL APARATO CONTIENE UN NUCLEO DSP (4) QUE LLEVA A CABO LOS CALCULOS DE ACUERDO CON UNA ARQUITECTURA CON UN CONJUNTO DE INSTRUCCIONES REDUCIDO (RISC). ADEMAS, EL CIRCUITO...
Gespeichert in:
Hauptverfasser: | , , , , , |
---|---|
Format: | Patent |
Sprache: | spa |
Schlagworte: | |
Online-Zugang: | Volltext bestellen |
Tags: |
Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
|
Zusammenfassung: | SE PRESENTA UN METODO Y APARATO PARA LLEVAR A CABO UN CODIFICADOR DE VOZ EN UN CIRCUITO INTEGRADO ESPECIFICO DE APLICACION (ASIC). EL APARATO CONTIENE UN NUCLEO DSP (4) QUE LLEVA A CABO LOS CALCULOS DE ACUERDO CON UNA ARQUITECTURA CON UN CONJUNTO DE INSTRUCCIONES REDUCIDO (RISC). ADEMAS, EL CIRCUITO COMPRENDE UN PROCESADOR ESCLAVO DISEÑADO ESPECIFICAMENTE PARA EL NUCLEO DSP (4) CITADO COMO EL PROCESADOR DE MINIMIZACION (6). LA CARACTERISTICA DE LA INVENCION ES UN CIRCUITO DE NORMALIZACION DE BLOQUES DISEÑADO ESPECIFICAMENTE.
A method and apparatus for implementing a vocoder in an application specific integrated circuit (ASIC) is disclosed. The apparatus contains a DSP core (4) that performs computations in accordance with a reduced instruction set (RISC) architecture. The circuit further comprises a specifically designed slave processor to the DSP core (4) referred to as the minimization processor (6). The feature of the invention is a specifically designed block normalization circuitry. |
---|