METHOD FOR WRITING IN A NON-VOLATILE MEMORY ACCORDING TO THE AGEING OF THE MEMORY CELLS AND CORRESPONDING INTEGRATED CIRCUIT
Le circuit intégré de mémoire non-volatile (NVM) comprend des cellules mémoires logées dans un caisson semiconducteur (PW1) et comportant chacune un transistor d'état (TEsel, TEns1) ayant une grille flottante (FG) et une grille de commande (CG), ainsi que des moyens d'effacement configurés...
Gespeichert in:
Hauptverfasser: | , , , , , |
---|---|
Format: | Patent |
Sprache: | eng ; fre ; ger |
Schlagworte: | |
Online-Zugang: | Volltext bestellen |
Tags: |
Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
|
Zusammenfassung: | Le circuit intégré de mémoire non-volatile (NVM) comprend des cellules mémoires logées dans un caisson semiconducteur (PW1) et comportant chacune un transistor d'état (TEsel, TEns1) ayant une grille flottante (FG) et une grille de commande (CG), ainsi que des moyens d'effacement configurés, lors d'un cycle d'effacement, pour polariser le caisson semiconducteur (PW1) à une première tension d'effacement (VYP), et, par l'intermédiaire de commutateurs de grille de commande (CGSW), pour polariser des grilles de commande de cellules mémoires sélectionnées (TEsel) à une deuxième tension d'effacement (VNN). Les moyens d'effacement sont configurés pour augmenter le niveau de la première tension d'effacement (VYP) résultant d'une augmentation d'une valeur d'usure (AG) représentative du vieillissement des cellules mémoires, de sorte que le niveau de la première tension d'effacement (VYP) peut être supérieur à un niveau de claquage (HVmax) des commutateurs de grille de commande (CGSW).
A semiconductor well of a non-volatile memory houses memory cells. The memory cells each have a floating gate and a control gate. Erasing of the memory cells includes biasing the semiconductor well with a first erase voltage having an absolute value greater than a breakdown voltage level of bipolar junctions of a control gate switching circuit of the memory. An absolute value of the first erase voltage is based on a comparison of a value of an indication of wear of the memory cells to a wear threshold value. |
---|