PHASE-LOCKING LOOP WITH MULTIPLE DEGREES OF FREEDOM AND METHOD FOR DESIGNING AND MANUFACTURING SAME

Procédé de conception d'une boucle à verrouillage de phase, du type comprenant ; - un oscillateur à fréquence contrôlée (VCO) ; - un comparateur de phase (CMP), configuré pour déterminer une différence de phase entre un signal de sortie dudit oscillateur à fréquence contrôlée et un signal de ré...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
Hauptverfasser: PELISSIER, MICHAEL, SCORLETTI, GÉRARD, BLANCO, ERIC, VILLARD, PATRICK, KORNIIENKO, ANTON, MOKRENKO, OLESIA, ZARUDNIEV, MYKHAILO, BILLIOT, GÉRARD
Format: Patent
Sprache:eng ; fre ; ger
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
Beschreibung
Zusammenfassung:Procédé de conception d'une boucle à verrouillage de phase, du type comprenant ; - un oscillateur à fréquence contrôlée (VCO) ; - un comparateur de phase (CMP), configuré pour déterminer une différence de phase entre un signal de sortie dudit oscillateur à fréquence contrôlée et un signal de référence ; - un correcteur (F 1 ), dit premier correcteur, configuré pour recevoir en entrée un signal représentatif de ladite différence de phase et pour générer à sa sortie un signal dit premier signal de correction ; - au moins un autre correcteur (F 2 ), dit deuxième correcteur, configuré pour recevoir en entrée un signal représentatif de ou affecté par un bruit de phase dudit signal de référence ou dudit signal de sortie dudit oscillateur à fréquence contrôlée et pour générer à sa sortie un signal dit deuxième signal de correction ; et - un moyen (NA) de génération d'un signal d'asservissement (u) dudit oscillateur à fréquence contrôlée à partir desdits premier et deuxième signaux de correction ; ledit procédé utilisant la méthode H-infini. Procédé de fabrication d'une telle boucle comprenant une étape de conception mettant en oeuvre ce procédé. Boucle à verrouillage de phase ainsi obtenue. A design method for a phase-locked loop comprises: a controlled-frequency oscillator; a phase comparator, to determine a phase difference between an output signal of the controlled-frequency oscillator and a reference signal; a corrector to receive as input a signal representative of the phase difference and to generate at its output a first correction signal; at least one second corrector, to receive as input a signal representative of or affected by a phase noise of the reference signal or of the output signal of the controlled-frequency oscillator and to generate at its output a second correction signal; and a circuit for generating a slaving signal for the controlled-frequency oscillator on the basis of the first and second correction signals; the method using the H-infinity method. Method for fabricating such a loop comprising a design step implementing this method. Phase-locked loop thus obtained.