Electronic circuit for decoding of an asynchronous biphase signal, corresponding method and corresponding control device
The decoder has a counter (31) provided by an internal clock to generate a decoding clock. The counter is incremented up to the detection of transition in a two-phase asynchronous data frame, and the counter is decremented up to zero. The decoding clock is generated by taking into account each peak...
Gespeichert in:
Hauptverfasser: | , |
---|---|
Format: | Patent |
Sprache: | eng ; fre ; ger |
Schlagworte: | |
Online-Zugang: | Volltext bestellen |
Tags: |
Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
|
Zusammenfassung: | The decoder has a counter (31) provided by an internal clock to generate a decoding clock. The counter is incremented up to the detection of transition in a two-phase asynchronous data frame, and the counter is decremented up to zero. The decoding clock is generated by taking into account each peak of a signal representative of the contents of the counter. Independent claims are also included for the following: (A) a process of decoding a two-phase asynchronous data frame (B) a device for controlling an equipment.
L'invention concerne un circuit électronique de décodage d'un signal de données asynchrone biphase tel que codé selon le code de Manchester. Selon l'invention, un tel circuit électronique comprend des moyens de génération d'une horloge de décodage mettant en oeuvre un compteur alimenté par une horloge interne, et répétant des cycles comprenant une incrémentation dudit compteur jusqu'à la détection d'une transition dans ledit signal de données, puis une décrémentation dudit compteur jusqu'à zéro. L'invention permet d'augmenter la robustesse de la récupération d'horloge par la mise en oeuvre d'une technique de fenêtrage. |
---|