SYNCHRONIZATION OF REAL-TIME CLOCKS IN A PACKET SWITCHING SYSTEM

Dans un système de commutation par paquets, une horloge à distance en temps réel (121) est synchronisée de manière précise sur une horloge standard en temps réel (119) via des liaisons de transmission à haute vitesse (111) commandées par X.25 (CCITT). La synchronisation est effectuée par la transmis...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
1. Verfasser: CROCKETT, GARY, BURCH
Format: Patent
Sprache:eng ; fre ; ger
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
Beschreibung
Zusammenfassung:Dans un système de commutation par paquets, une horloge à distance en temps réel (121) est synchronisée de manière précise sur une horloge standard en temps réel (119) via des liaisons de transmission à haute vitesse (111) commandées par X.25 (CCITT). La synchronisation est effectuée par la transmission d'un paquet d'interruption et d'un paquet de données entre un processeur à distance (12) commandant l'horloge à distance en temps réel et un processeur gestionnaire (106) commandant l'horloge en temps réel standard. La synchronisation implique les étapes suivantes: (1) assemblage d'un paquet d'interruption comprenant les bits de poids faible de l'horloge en temps réel à distance transmis au processeur gestionnaire par le processeur à distance, (2) calcul des bits représentant la différence entre les bits de poids faible transmis de l'horloge en temps réel standard par le processeur gestionnaire, (3) assemblage d'un paquet de données comprenant des bits représentant l'état de l'horloge en temps réel standard ainsi que les bits de différence transmis au processeur à distance par le processeur à distance par le processeur gestionnaire, (4) addition des bits de différence aux bits représentant l'état de l'horloge en temps réel à distance par le processeur à distance, et (5) addition d'une valeur prédéterminée aux bits de poids fort de l'horloge en temps réel à distance par le processeur à distance si les bits de poids faible transmis de l'horloge en temps réel standard sont numériquement supérieurs aux bits de poids faible de l'horloge en temps réel à distance.