CIRCUIT FOR REDUCING ERRORS IN A DATA RECEIVER

Dans un récepteur de données, un signal complexe de données est appliqué, après démodulation et échantillonnage à un égaliseur (15) qui fournit un signal amélioré xn qui est appliqué à un circuit de correction de phase et d'amplitude (17) de manière à effectuer une correction en utilisant un ve...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
1. Verfasser: KAMERMAN, ADRIAAN
Format: Patent
Sprache:eng ; fre ; ger
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
container_end_page
container_issue
container_start_page
container_title
container_volume
creator KAMERMAN, ADRIAAN
description Dans un récepteur de données, un signal complexe de données est appliqué, après démodulation et échantillonnage à un égaliseur (15) qui fournit un signal amélioré xn qui est appliqué à un circuit de correction de phase et d'amplitude (17) de manière à effectuer une correction en utilisant un vecteur complexe de référence (vn). Le signal corrigé est appliqué à un circuit de décisions (19) dont l'entrée et la sortie sont appliquées à un circuit déterminateur de différence (21) dont la sortie est un signal complexe d'erreurs résiduelles (dn) utilisé en combinaison avec une pluralité de facteurs de gain (gamma0, gamma1, delta0, delta1) produits dans un générateur de facteurs de gain (24) pour déterminer le vecteur de référence (vn). Les facteurs de gain (gamma0, gamma1, delta0, delta1) varient dans le temps à partir de l'initialisation de la transmission de sorte qu'une compensation optimale des interférences de transmission est obtenue aussi bien lors de l'initialisation qu'à la stabilisation.
format Patent
fullrecord <record><control><sourceid>epo_EVB</sourceid><recordid>TN_cdi_epo_espacenet_EP0131054A1</recordid><sourceformat>XML</sourceformat><sourcesystem>PC</sourcesystem><sourcerecordid>EP0131054A1</sourcerecordid><originalsourceid>FETCH-epo_espacenet_EP0131054A13</originalsourceid><addsrcrecordid>eNrjZNBz9gxyDvUMUXDzD1IIcnUJdfb0c1dwDQryDwpW8PRTcFRwcQxxBMo4u3qGuQbxMLCmJeYUp_JCaW4GBTfXEGcP3dSC_PjU4oLE5NS81JJ41wADQ2NDA1MTR0NjIpQAAHaVJOg</addsrcrecordid><sourcetype>Open Access Repository</sourcetype><iscdi>true</iscdi><recordtype>patent</recordtype></control><display><type>patent</type><title>CIRCUIT FOR REDUCING ERRORS IN A DATA RECEIVER</title><source>esp@cenet</source><creator>KAMERMAN, ADRIAAN</creator><creatorcontrib>KAMERMAN, ADRIAAN</creatorcontrib><description>Dans un récepteur de données, un signal complexe de données est appliqué, après démodulation et échantillonnage à un égaliseur (15) qui fournit un signal amélioré xn qui est appliqué à un circuit de correction de phase et d'amplitude (17) de manière à effectuer une correction en utilisant un vecteur complexe de référence (vn). Le signal corrigé est appliqué à un circuit de décisions (19) dont l'entrée et la sortie sont appliquées à un circuit déterminateur de différence (21) dont la sortie est un signal complexe d'erreurs résiduelles (dn) utilisé en combinaison avec une pluralité de facteurs de gain (gamma0, gamma1, delta0, delta1) produits dans un générateur de facteurs de gain (24) pour déterminer le vecteur de référence (vn). Les facteurs de gain (gamma0, gamma1, delta0, delta1) varient dans le temps à partir de l'initialisation de la transmission de sorte qu'une compensation optimale des interférences de transmission est obtenue aussi bien lors de l'initialisation qu'à la stabilisation.</description><edition>4</edition><language>eng ; fre ; ger</language><subject>ELECTRIC COMMUNICATION TECHNIQUE ; ELECTRICITY ; TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHICCOMMUNICATION</subject><creationdate>1985</creationdate><oa>free_for_read</oa><woscitedreferencessubscribed>false</woscitedreferencessubscribed></display><links><openurl>$$Topenurl_article</openurl><openurlfulltext>$$Topenurlfull_article</openurlfulltext><thumbnail>$$Tsyndetics_thumb_exl</thumbnail><linktohtml>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=19850116&amp;DB=EPODOC&amp;CC=EP&amp;NR=0131054A1$$EHTML$$P50$$Gepo$$Hfree_for_read</linktohtml><link.rule.ids>230,308,780,885,25564,76547</link.rule.ids><linktorsrc>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=19850116&amp;DB=EPODOC&amp;CC=EP&amp;NR=0131054A1$$EView_record_in_European_Patent_Office$$FView_record_in_$$GEuropean_Patent_Office$$Hfree_for_read</linktorsrc></links><search><creatorcontrib>KAMERMAN, ADRIAAN</creatorcontrib><title>CIRCUIT FOR REDUCING ERRORS IN A DATA RECEIVER</title><description>Dans un récepteur de données, un signal complexe de données est appliqué, après démodulation et échantillonnage à un égaliseur (15) qui fournit un signal amélioré xn qui est appliqué à un circuit de correction de phase et d'amplitude (17) de manière à effectuer une correction en utilisant un vecteur complexe de référence (vn). Le signal corrigé est appliqué à un circuit de décisions (19) dont l'entrée et la sortie sont appliquées à un circuit déterminateur de différence (21) dont la sortie est un signal complexe d'erreurs résiduelles (dn) utilisé en combinaison avec une pluralité de facteurs de gain (gamma0, gamma1, delta0, delta1) produits dans un générateur de facteurs de gain (24) pour déterminer le vecteur de référence (vn). Les facteurs de gain (gamma0, gamma1, delta0, delta1) varient dans le temps à partir de l'initialisation de la transmission de sorte qu'une compensation optimale des interférences de transmission est obtenue aussi bien lors de l'initialisation qu'à la stabilisation.</description><subject>ELECTRIC COMMUNICATION TECHNIQUE</subject><subject>ELECTRICITY</subject><subject>TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHICCOMMUNICATION</subject><fulltext>true</fulltext><rsrctype>patent</rsrctype><creationdate>1985</creationdate><recordtype>patent</recordtype><sourceid>EVB</sourceid><recordid>eNrjZNBz9gxyDvUMUXDzD1IIcnUJdfb0c1dwDQryDwpW8PRTcFRwcQxxBMo4u3qGuQbxMLCmJeYUp_JCaW4GBTfXEGcP3dSC_PjU4oLE5NS81JJ41wADQ2NDA1MTR0NjIpQAAHaVJOg</recordid><startdate>19850116</startdate><enddate>19850116</enddate><creator>KAMERMAN, ADRIAAN</creator><scope>EVB</scope></search><sort><creationdate>19850116</creationdate><title>CIRCUIT FOR REDUCING ERRORS IN A DATA RECEIVER</title><author>KAMERMAN, ADRIAAN</author></sort><facets><frbrtype>5</frbrtype><frbrgroupid>cdi_FETCH-epo_espacenet_EP0131054A13</frbrgroupid><rsrctype>patents</rsrctype><prefilter>patents</prefilter><language>eng ; fre ; ger</language><creationdate>1985</creationdate><topic>ELECTRIC COMMUNICATION TECHNIQUE</topic><topic>ELECTRICITY</topic><topic>TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHICCOMMUNICATION</topic><toplevel>online_resources</toplevel><creatorcontrib>KAMERMAN, ADRIAAN</creatorcontrib><collection>esp@cenet</collection></facets><delivery><delcategory>Remote Search Resource</delcategory><fulltext>fulltext_linktorsrc</fulltext></delivery><addata><au>KAMERMAN, ADRIAAN</au><format>patent</format><genre>patent</genre><ristype>GEN</ristype><title>CIRCUIT FOR REDUCING ERRORS IN A DATA RECEIVER</title><date>1985-01-16</date><risdate>1985</risdate><abstract>Dans un récepteur de données, un signal complexe de données est appliqué, après démodulation et échantillonnage à un égaliseur (15) qui fournit un signal amélioré xn qui est appliqué à un circuit de correction de phase et d'amplitude (17) de manière à effectuer une correction en utilisant un vecteur complexe de référence (vn). Le signal corrigé est appliqué à un circuit de décisions (19) dont l'entrée et la sortie sont appliquées à un circuit déterminateur de différence (21) dont la sortie est un signal complexe d'erreurs résiduelles (dn) utilisé en combinaison avec une pluralité de facteurs de gain (gamma0, gamma1, delta0, delta1) produits dans un générateur de facteurs de gain (24) pour déterminer le vecteur de référence (vn). Les facteurs de gain (gamma0, gamma1, delta0, delta1) varient dans le temps à partir de l'initialisation de la transmission de sorte qu'une compensation optimale des interférences de transmission est obtenue aussi bien lors de l'initialisation qu'à la stabilisation.</abstract><edition>4</edition><oa>free_for_read</oa></addata></record>
fulltext fulltext_linktorsrc
identifier
ispartof
issn
language eng ; fre ; ger
recordid cdi_epo_espacenet_EP0131054A1
source esp@cenet
subjects ELECTRIC COMMUNICATION TECHNIQUE
ELECTRICITY
TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHICCOMMUNICATION
title CIRCUIT FOR REDUCING ERRORS IN A DATA RECEIVER
url https://sfx.bib-bvb.de/sfx_tum?ctx_ver=Z39.88-2004&ctx_enc=info:ofi/enc:UTF-8&ctx_tim=2024-12-25T09%3A32%3A53IST&url_ver=Z39.88-2004&url_ctx_fmt=infofi/fmt:kev:mtx:ctx&rfr_id=info:sid/primo.exlibrisgroup.com:primo3-Article-epo_EVB&rft_val_fmt=info:ofi/fmt:kev:mtx:patent&rft.genre=patent&rft.au=KAMERMAN,%20ADRIAAN&rft.date=1985-01-16&rft_id=info:doi/&rft_dat=%3Cepo_EVB%3EEP0131054A1%3C/epo_EVB%3E%3Curl%3E%3C/url%3E&disable_directlink=true&sfx.directlink=off&sfx.report_link=0&rft_id=info:oai/&rft_id=info:pmid/&rfr_iscdi=true