CIRCUIT FOR REDUCING ERRORS IN A DATA RECEIVER
Dans un récepteur de données, un signal complexe de données est appliqué, après démodulation et échantillonnage à un égaliseur (15) qui fournit un signal amélioré xn qui est appliqué à un circuit de correction de phase et d'amplitude (17) de manière à effectuer une correction en utilisant un ve...
Gespeichert in:
1. Verfasser: | |
---|---|
Format: | Patent |
Sprache: | eng ; fre ; ger |
Schlagworte: | |
Online-Zugang: | Volltext bestellen |
Tags: |
Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
|
Zusammenfassung: | Dans un récepteur de données, un signal complexe de données est appliqué, après démodulation et échantillonnage à un égaliseur (15) qui fournit un signal amélioré xn qui est appliqué à un circuit de correction de phase et d'amplitude (17) de manière à effectuer une correction en utilisant un vecteur complexe de référence (vn). Le signal corrigé est appliqué à un circuit de décisions (19) dont l'entrée et la sortie sont appliquées à un circuit déterminateur de différence (21) dont la sortie est un signal complexe d'erreurs résiduelles (dn) utilisé en combinaison avec une pluralité de facteurs de gain (gamma0, gamma1, delta0, delta1) produits dans un générateur de facteurs de gain (24) pour déterminer le vecteur de référence (vn). Les facteurs de gain (gamma0, gamma1, delta0, delta1) varient dans le temps à partir de l'initialisation de la transmission de sorte qu'une compensation optimale des interférences de transmission est obtenue aussi bien lors de l'initialisation qu'à la stabilisation. |
---|