Circuit and method with an analogous or digital delay line for decoding the chrominance signal in a PAL or SECAM television system

La présente invention concerne un circuit d'adaptation permattant de connecter un circuit intégré de décodage de chrominance (1) normalemant connecté par des bornes (3 et 4) à une ligne à retard analogique classique (2) pour le rendre compatible avec une ligne à retard numérique. Ce circuit d&#...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
Hauptverfasser: IMBERT, MICHEL, DOUZIECH, PATRICK
Format: Patent
Sprache:eng ; fre ; ger
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
Beschreibung
Zusammenfassung:La présente invention concerne un circuit d'adaptation permattant de connecter un circuit intégré de décodage de chrominance (1) normalemant connecté par des bornes (3 et 4) à une ligne à retard analogique classique (2) pour le rendre compatible avec une ligne à retard numérique. Ce circuit d'adaptation comprend un commutateur (22) connectant alternativement chacune des sorties (A et B) du circuit intégré (1) à un convertisseur analogique-numérique (24) relié à une ligne à retard numérique (26), à un convertisseur numérique-analogique (27), puis à un commutateur aiguillant le signal alternativement vers chacun de deux sommateurs (20 et 21) dont les autres entrées reçoivent directement les sorties (A et B) du circuit integré (1). Les sommateurs fournissent donc respectivement les signaux de chrominance R-Y et B-Y. The present invention provides a matching circuit for connecting a chrominance decoding integrated circuit normally connected by terminals to a conventional analog delay line so as to make it compatible with a digital delay line. This matching circuit comprises a switch connecting alternately each of the outputs of the integrated circuit to an analog-digital convertor connected to a digital delay line, to a digital-analog convertor, then to a switch routing the signal alternately to each of the two summators whose other inputs receive directly the output of the integrated circuit. The summators supply then respectively the chrominance signals R-Y and B-Y.