INTEGRATED CIRCUIT METALLIZATION

The invention is related to the field of microelectronics, in particular, to submicron integrated circuit manufacture technology. The invention is based on solution of the problem of improving the passivation coating quality and increasing the yield of metallization structures in ICs of submicron de...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
Hauptverfasser: NALIVAJKO Oleg, Yurievich, TURTSEVICH Arkady, Stepanovich, BULYGIN Alexander, Vasilievich, SHIKULO Vladimir, Evgenievich
Format: Patent
Sprache:eng ; rus
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
container_end_page
container_issue
container_start_page
container_title
container_volume
creator NALIVAJKO Oleg, Yurievich
TURTSEVICH Arkady, Stepanovich
BULYGIN Alexander, Vasilievich
SHIKULO Vladimir, Evgenievich
description The invention is related to the field of microelectronics, in particular, to submicron integrated circuit manufacture technology. The invention is based on solution of the problem of improving the passivation coating quality and increasing the yield of metallization structures in ICs of submicron design standards. The essence of the invention is in provision of metallization of an integrated circuit comprising active and passive components formed on the surface of a semiconductor plate, a pattern of current-conductive material with contact pads for connection of external terminals, a silicon oxide layer, and a passivating silicon nitride layer, wherein the silicon oxide layer is made in the form of near-wall spacers on side surfaces of the current-conductive material, and the passivating silicon nitride layer has a thickness of 0.8-1.2 μm. Изобретение относится к области микроэлектроники, а более конкретно к технологии изготовления субмикронных интегральных микросхем. В основу изобретения положено решение задачи повышения качества пассивирующего покрытия и выхода годных структур металлизации ИМС с субмикронными проектными нормами. Сущность изобретения заключается в том, что в металлизации интегральной схемы, содержащей сформированные на поверхности полупроводниковой пластины активные и пассивные элементы, рисунок из токопроводящего материала с контактными площадками для присоединения внешних выводов, слой оксида кремния и пассивирующий слой нитрида кремния, слой оксида кремния выполнен в виде пристеночных спейсеров на боковых поверхностях токопроводящего материала, а пассивирующий слой нитрида кремния выполнен толщиной 0,8-1,2 мкм.
format Patent
fullrecord <record><control><sourceid>epo_EVB</sourceid><recordid>TN_cdi_epo_espacenet_EA029641B1</recordid><sourceformat>XML</sourceformat><sourcesystem>PC</sourcesystem><sourcerecordid>EA029641B1</sourcerecordid><originalsourceid>FETCH-epo_espacenet_EA029641B13</originalsourceid><addsrcrecordid>eNrjZFDw9AtxdQ9yDHF1UXD2DHIO9QxR8HUNcfTx8YxyDPH09-NhYE1LzClO5YXS3Azybq4hzh66qQX58anFBYnJqXmpJfGujgZGlmYmhk6GxoRVAACHpiE0</addsrcrecordid><sourcetype>Open Access Repository</sourcetype><iscdi>true</iscdi><recordtype>patent</recordtype></control><display><type>patent</type><title>INTEGRATED CIRCUIT METALLIZATION</title><source>esp@cenet</source><creator>NALIVAJKO Oleg, Yurievich ; TURTSEVICH Arkady, Stepanovich ; BULYGIN Alexander, Vasilievich ; SHIKULO Vladimir, Evgenievich</creator><creatorcontrib>NALIVAJKO Oleg, Yurievich ; TURTSEVICH Arkady, Stepanovich ; BULYGIN Alexander, Vasilievich ; SHIKULO Vladimir, Evgenievich</creatorcontrib><description>The invention is related to the field of microelectronics, in particular, to submicron integrated circuit manufacture technology. The invention is based on solution of the problem of improving the passivation coating quality and increasing the yield of metallization structures in ICs of submicron design standards. The essence of the invention is in provision of metallization of an integrated circuit comprising active and passive components formed on the surface of a semiconductor plate, a pattern of current-conductive material with contact pads for connection of external terminals, a silicon oxide layer, and a passivating silicon nitride layer, wherein the silicon oxide layer is made in the form of near-wall spacers on side surfaces of the current-conductive material, and the passivating silicon nitride layer has a thickness of 0.8-1.2 μm. Изобретение относится к области микроэлектроники, а более конкретно к технологии изготовления субмикронных интегральных микросхем. В основу изобретения положено решение задачи повышения качества пассивирующего покрытия и выхода годных структур металлизации ИМС с субмикронными проектными нормами. Сущность изобретения заключается в том, что в металлизации интегральной схемы, содержащей сформированные на поверхности полупроводниковой пластины активные и пассивные элементы, рисунок из токопроводящего материала с контактными площадками для присоединения внешних выводов, слой оксида кремния и пассивирующий слой нитрида кремния, слой оксида кремния выполнен в виде пристеночных спейсеров на боковых поверхностях токопроводящего материала, а пассивирующий слой нитрида кремния выполнен толщиной 0,8-1,2 мкм.</description><language>eng ; rus</language><subject>BASIC ELECTRIC ELEMENTS ; ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR ; ELECTRICITY ; SEMICONDUCTOR DEVICES</subject><creationdate>2018</creationdate><oa>free_for_read</oa><woscitedreferencessubscribed>false</woscitedreferencessubscribed></display><links><openurl>$$Topenurl_article</openurl><openurlfulltext>$$Topenurlfull_article</openurlfulltext><thumbnail>$$Tsyndetics_thumb_exl</thumbnail><linktohtml>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20180430&amp;DB=EPODOC&amp;CC=EA&amp;NR=029641B1$$EHTML$$P50$$Gepo$$Hfree_for_read</linktohtml><link.rule.ids>230,308,776,881,25543,76293</link.rule.ids><linktorsrc>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20180430&amp;DB=EPODOC&amp;CC=EA&amp;NR=029641B1$$EView_record_in_European_Patent_Office$$FView_record_in_$$GEuropean_Patent_Office$$Hfree_for_read</linktorsrc></links><search><creatorcontrib>NALIVAJKO Oleg, Yurievich</creatorcontrib><creatorcontrib>TURTSEVICH Arkady, Stepanovich</creatorcontrib><creatorcontrib>BULYGIN Alexander, Vasilievich</creatorcontrib><creatorcontrib>SHIKULO Vladimir, Evgenievich</creatorcontrib><title>INTEGRATED CIRCUIT METALLIZATION</title><description>The invention is related to the field of microelectronics, in particular, to submicron integrated circuit manufacture technology. The invention is based on solution of the problem of improving the passivation coating quality and increasing the yield of metallization structures in ICs of submicron design standards. The essence of the invention is in provision of metallization of an integrated circuit comprising active and passive components formed on the surface of a semiconductor plate, a pattern of current-conductive material with contact pads for connection of external terminals, a silicon oxide layer, and a passivating silicon nitride layer, wherein the silicon oxide layer is made in the form of near-wall spacers on side surfaces of the current-conductive material, and the passivating silicon nitride layer has a thickness of 0.8-1.2 μm. Изобретение относится к области микроэлектроники, а более конкретно к технологии изготовления субмикронных интегральных микросхем. В основу изобретения положено решение задачи повышения качества пассивирующего покрытия и выхода годных структур металлизации ИМС с субмикронными проектными нормами. Сущность изобретения заключается в том, что в металлизации интегральной схемы, содержащей сформированные на поверхности полупроводниковой пластины активные и пассивные элементы, рисунок из токопроводящего материала с контактными площадками для присоединения внешних выводов, слой оксида кремния и пассивирующий слой нитрида кремния, слой оксида кремния выполнен в виде пристеночных спейсеров на боковых поверхностях токопроводящего материала, а пассивирующий слой нитрида кремния выполнен толщиной 0,8-1,2 мкм.</description><subject>BASIC ELECTRIC ELEMENTS</subject><subject>ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR</subject><subject>ELECTRICITY</subject><subject>SEMICONDUCTOR DEVICES</subject><fulltext>true</fulltext><rsrctype>patent</rsrctype><creationdate>2018</creationdate><recordtype>patent</recordtype><sourceid>EVB</sourceid><recordid>eNrjZFDw9AtxdQ9yDHF1UXD2DHIO9QxR8HUNcfTx8YxyDPH09-NhYE1LzClO5YXS3Azybq4hzh66qQX58anFBYnJqXmpJfGujgZGlmYmhk6GxoRVAACHpiE0</recordid><startdate>20180430</startdate><enddate>20180430</enddate><creator>NALIVAJKO Oleg, Yurievich</creator><creator>TURTSEVICH Arkady, Stepanovich</creator><creator>BULYGIN Alexander, Vasilievich</creator><creator>SHIKULO Vladimir, Evgenievich</creator><scope>EVB</scope></search><sort><creationdate>20180430</creationdate><title>INTEGRATED CIRCUIT METALLIZATION</title><author>NALIVAJKO Oleg, Yurievich ; TURTSEVICH Arkady, Stepanovich ; BULYGIN Alexander, Vasilievich ; SHIKULO Vladimir, Evgenievich</author></sort><facets><frbrtype>5</frbrtype><frbrgroupid>cdi_FETCH-epo_espacenet_EA029641B13</frbrgroupid><rsrctype>patents</rsrctype><prefilter>patents</prefilter><language>eng ; rus</language><creationdate>2018</creationdate><topic>BASIC ELECTRIC ELEMENTS</topic><topic>ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR</topic><topic>ELECTRICITY</topic><topic>SEMICONDUCTOR DEVICES</topic><toplevel>online_resources</toplevel><creatorcontrib>NALIVAJKO Oleg, Yurievich</creatorcontrib><creatorcontrib>TURTSEVICH Arkady, Stepanovich</creatorcontrib><creatorcontrib>BULYGIN Alexander, Vasilievich</creatorcontrib><creatorcontrib>SHIKULO Vladimir, Evgenievich</creatorcontrib><collection>esp@cenet</collection></facets><delivery><delcategory>Remote Search Resource</delcategory><fulltext>fulltext_linktorsrc</fulltext></delivery><addata><au>NALIVAJKO Oleg, Yurievich</au><au>TURTSEVICH Arkady, Stepanovich</au><au>BULYGIN Alexander, Vasilievich</au><au>SHIKULO Vladimir, Evgenievich</au><format>patent</format><genre>patent</genre><ristype>GEN</ristype><title>INTEGRATED CIRCUIT METALLIZATION</title><date>2018-04-30</date><risdate>2018</risdate><abstract>The invention is related to the field of microelectronics, in particular, to submicron integrated circuit manufacture technology. The invention is based on solution of the problem of improving the passivation coating quality and increasing the yield of metallization structures in ICs of submicron design standards. The essence of the invention is in provision of metallization of an integrated circuit comprising active and passive components formed on the surface of a semiconductor plate, a pattern of current-conductive material with contact pads for connection of external terminals, a silicon oxide layer, and a passivating silicon nitride layer, wherein the silicon oxide layer is made in the form of near-wall spacers on side surfaces of the current-conductive material, and the passivating silicon nitride layer has a thickness of 0.8-1.2 μm. Изобретение относится к области микроэлектроники, а более конкретно к технологии изготовления субмикронных интегральных микросхем. В основу изобретения положено решение задачи повышения качества пассивирующего покрытия и выхода годных структур металлизации ИМС с субмикронными проектными нормами. Сущность изобретения заключается в том, что в металлизации интегральной схемы, содержащей сформированные на поверхности полупроводниковой пластины активные и пассивные элементы, рисунок из токопроводящего материала с контактными площадками для присоединения внешних выводов, слой оксида кремния и пассивирующий слой нитрида кремния, слой оксида кремния выполнен в виде пристеночных спейсеров на боковых поверхностях токопроводящего материала, а пассивирующий слой нитрида кремния выполнен толщиной 0,8-1,2 мкм.</abstract><oa>free_for_read</oa></addata></record>
fulltext fulltext_linktorsrc
identifier
ispartof
issn
language eng ; rus
recordid cdi_epo_espacenet_EA029641B1
source esp@cenet
subjects BASIC ELECTRIC ELEMENTS
ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR
ELECTRICITY
SEMICONDUCTOR DEVICES
title INTEGRATED CIRCUIT METALLIZATION
url https://sfx.bib-bvb.de/sfx_tum?ctx_ver=Z39.88-2004&ctx_enc=info:ofi/enc:UTF-8&ctx_tim=2025-01-25T16%3A59%3A29IST&url_ver=Z39.88-2004&url_ctx_fmt=infofi/fmt:kev:mtx:ctx&rfr_id=info:sid/primo.exlibrisgroup.com:primo3-Article-epo_EVB&rft_val_fmt=info:ofi/fmt:kev:mtx:patent&rft.genre=patent&rft.au=NALIVAJKO%20Oleg,%20Yurievich&rft.date=2018-04-30&rft_id=info:doi/&rft_dat=%3Cepo_EVB%3EEA029641B1%3C/epo_EVB%3E%3Curl%3E%3C/url%3E&disable_directlink=true&sfx.directlink=off&sfx.report_link=0&rft_id=info:oai/&rft_id=info:pmid/&rfr_iscdi=true