SPEICHERORIENTIERTER BESCHLEUNIGER FÜR NEURONALE NETZE FÜR BEREITSTELLBARE INFERENZSYSTEME

Es ist ein Prozessorsystem für neuronale Netze vorgesehen, das mindestens einen Verarbeitungskern für neuronale Netze, einen Aktivierungsspeicher, einen Anweisungsspeicher und mindestens ein Steuerregister aufweist, wobei der Verarbeitungskern für neuronale Netze zur Implementierung von Berechnungs-...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
Hauptverfasser: Flickner, Myron D, Sawada, Jun, Arthur, John Vernon, Akopyan, Filipp, Debole, Michael Vincent, Di Nolfo, Carmelo, Kusnitz, Jeffrey A, Shaw, Benjamin Gordon, Cassidy, Andrew Stephen, Taba, Brian Seisho, Modha, Dharmendra S, Ortega Otero, Carlos
Format: Patent
Sprache:ger
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
Beschreibung
Zusammenfassung:Es ist ein Prozessorsystem für neuronale Netze vorgesehen, das mindestens einen Verarbeitungskern für neuronale Netze, einen Aktivierungsspeicher, einen Anweisungsspeicher und mindestens ein Steuerregister aufweist, wobei der Verarbeitungskern für neuronale Netze zur Implementierung von Berechnungs-, Steuerungs- und Datenübertragungs-Basiselementen für neuronale Netze geeignet ist. Eine Speicherabbildung ist vorgesehen, die Bereiche aufweist, die jeweils dem Aktivierungsspeicher, dem Anweisungsspeicher und mindestens einem Steuerregister entsprechen. Zusätzlich ist eine Schnittstelle vorgesehen, die operativ mit dem Prozessorsystem für neuronale Netze verbunden ist, wobei die Schnittstelle geeignet ist, mit einem Host Daten auszutauschen und die Speicherabbildung zugänglich zu machen. A neural network processor system is provided comprising at least one neural network processing core, an activation memory, an instruction memory, and at least one control register, the neural network processing core adapted to implement neural network computation, control and communication primitives. A memory map is included which comprises regions corresponding to each of the activation memory, instruction memory, and at least one control register. Additionally, an interface operatively connected to the neural network processor system is included, with the interface being adapted to communicate with a host and to expose the memory map.