ZEITSYNCHRONISATION VON CHIP ZU CHIP
In einer Ausführungsform enthält eine Vorrichtung einen ersten integrierten Schaltungschip (IC-Chip), der so konfiguriert ist, dass er ein Zeitsteuerungssignal und ein Referenztaktsignal empfängt; einen zweiten IC-Chip, der so konfiguriert ist, dass er das Zeitsteuerungssignal vom ersten IC-Chip und...
Gespeichert in:
Hauptverfasser: | , , |
---|---|
Format: | Patent |
Sprache: | ger |
Schlagworte: | |
Online-Zugang: | Volltext bestellen |
Tags: |
Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
|
Zusammenfassung: | In einer Ausführungsform enthält eine Vorrichtung einen ersten integrierten Schaltungschip (IC-Chip), der so konfiguriert ist, dass er ein Zeitsteuerungssignal und ein Referenztaktsignal empfängt; einen zweiten IC-Chip, der so konfiguriert ist, dass er das Zeitsteuerungssignal vom ersten IC-Chip und das Referenztaktsignal empfängt; und einen dritten IC-Chip, der so konfiguriert ist, dass er das Zeitsteuerungssignal vom zweiten IC-Chip und das Referenztaktsignal empfängt. Der zweite IC-Chip ist elektrisch zwischen dem ersten und dem dritten IC-Chip angeschlossen. Der erste, zweite und dritte IC-Chip sind so konfiguriert, dass sie jeweils ein erstes, zweites bzw. drittes Referenzzeitsignal auf der Grundlage des Zeitsteuerungssignals und des Referenztaktsignals erzeugen. Das erste, zweite und dritte Referenzzeitsignal ist jeweils einem Zählwert einer Anzahl von Zyklen des Referenztaktsignals verbunden, beginnend mit demselben bestimmten Zyklus des Referenztaktsignals.
In an embodiment, an apparatus includes an integrated circuit (IC) chip configured to receive a timing signal and a first reference clock signal and generate a first reference time signal based on the timing signal and the first reference clock signal. The IC chip is configured to generate a second reference time signal based on the first reference time signal and a second reference clock signal, different from the first reference clock signal The second reference time signal specifies a count of a number of cycles of the second reference clock signal starting from a particular cycle of the second reference clock signal. The IC chip is configured to synchronize one or more actions performed by the IC chip based on one or more of the first reference time signal or the second reference time signal. |
---|