Leistungsgattervorrichtung und -verfahren mit geringer Leistungsaufnahme und kurzer Latenzzeit
Eine Leistungsgatterschaltung mit geringer Leistungsaufnahme und kurzer Latenzzeit (LPLLPG) wird verwendet, um Strom, der (einem) elektronischen Bestandteil(en) geliefert wird, etwa in einem Ruhe- oder Bereitschaftsmodus abzuschalten oder auf eine andere Weise zu verringern. Der Einschalt-Stromstoß...
Gespeichert in:
Hauptverfasser: | , |
---|---|
Format: | Patent |
Sprache: | ger |
Schlagworte: | |
Online-Zugang: | Volltext bestellen |
Tags: |
Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
|
Zusammenfassung: | Eine Leistungsgatterschaltung mit geringer Leistungsaufnahme und kurzer Latenzzeit (LPLLPG) wird verwendet, um Strom, der (einem) elektronischen Bestandteil(en) geliefert wird, etwa in einem Ruhe- oder Bereitschaftsmodus abzuschalten oder auf eine andere Weise zu verringern. Der Einschalt-Stromstoß wird gesteuert, indem wenigstens ein Transistor in der Leistungsgatterschaltung dimensioniert wird, und der Stromverbrauch der Leistungsgatterschaltung sowohl im Bereitschaftszustand als auch im aktiven Zustand wird verringert, da keine zusätzlichen Verzögerungselemente verwendet werden. Das Anheben einer gattergesteuerten Spannungsversorgung mit einem geringen Einschalt-Stromstoß wird durchgeführt, indem anstelle von Verzögerungssignalen vielmehr Logik angewendet/verwendet wird. Diese Logik schaltet Transistoren in der Leistungsgatterschaltung nicht ein, bis die gattergesteuerte Spannungsversorgung bis dicht an den Pegel einer nicht gattergesteuerten Spannungsversorgung angestiegen ist. Da keine zusätzlichen Verzögerungszellen verwendet werden, wird ein rascheres Abschalten der gattergesteuerten Spannungsversorgung erhalten.
A low-power, low-latency power-gate (LPLLPG) circuit is used to shut off or otherwise reduce power that is provided to electronic component(s), such as in a sleep or standby mode. ON-rush current is controlled by sizing at least one transistor in the power-gate circuit, and power consumption of the power-gate circuit in both standby state and active state is reduced by not using additional delay elements. Ramping up a gated voltage supply with low ON-rush current is performed by applying/using logic rather than delay signals. This logic does not turn ON transistors in the power-gate circuit until the gated voltage supply has ramped up close to a level of an ungated voltage supply. By not using additional delay cells, faster turn OFF of the gated voltage supply is obtained. |
---|