Speichervorrichtung für eine Multibus-Architektur

Speichervorrichtung für eine Multibus-Architektur mit DOLLAR A - zumindest einem Speicher (M) zum Speichern von Daten (d), Informationen und/oder Adressen, DOLLAR A - einem Speicheranschluss (B) mit einem Port (B0) zum Anschließen des Speichers (M) an einen ersten Bus (D0) einer Multibus-Architektur...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
Hauptverfasser: HERZ, RALF, NOESKE, CARSTEN
Format: Patent
Sprache:ger
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
Beschreibung
Zusammenfassung:Speichervorrichtung für eine Multibus-Architektur mit DOLLAR A - zumindest einem Speicher (M) zum Speichern von Daten (d), Informationen und/oder Adressen, DOLLAR A - einem Speicheranschluss (B) mit einem Port (B0) zum Anschließen des Speichers (M) an einen ersten Bus (D0) einer Multibus-Architektur (P, D0, D1), DOLLAR A - wobei der Speicheranschluss (B), der Port (B0) und der erste Bus (P) Datenleitungen (DL) zum Übertragen der Daten (d) und gegebenenfalls zum Übertragen von Adressen und/oder Steuerinformationen zum Ansteuern des Speichers (M) und gegebenenfalls anderer am jeweiligen Bus (D0) angeschlossener Einrichtungen aufweist. DOLLAR A Um eine effektivere Speicherverwaltung zu ermöglichen, wird vorgeschlagen, eine Schalteinrichtung (SW) zum wahlweisen Anschließen des Speicheranschlusses (B) an den ersten Bus (D0) und einen oder mehrere weitere der Busse (D1, P) für einen Speicherzugriff zum Übertragen von Daten, Adressen und/oder Steuerinformationen von oder zu diesen bereitzustellen. A memory system connected to several buses (P, DO, D1) for multifunctional data coupling has a sequencing switch (SW) for multiplexing logic arbitration between alternate processors attached to a unified data flow connection (B). Pause signals are communicated via a pause signal circuit (STL) to a sequence control device capable of avoiding interference between simultaneous data flow sequences.