Spiegelbildliche Chips auf einem gemeinsamen Substrat
Ein elektronisches Gerät enthält ein Substrat mit darauf angeordneten Kontaktpads und Leiterbahnen, die die Kontaktpads miteinander verbinden. Ein erster integrierter Schaltkreis (IC, Integrated Circuit)-Chip ist auf dem Substrat montiert und enthält einen vordefinierten Satz von Schaltungskomponent...
Gespeichert in:
1. Verfasser: | |
---|---|
Format: | Patent |
Sprache: | ger |
Schlagworte: | |
Online-Zugang: | Volltext bestellen |
Tags: |
Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
|
container_end_page | |
---|---|
container_issue | |
container_start_page | |
container_title | |
container_volume | |
creator | Bourstein, Ido |
description | Ein elektronisches Gerät enthält ein Substrat mit darauf angeordneten Kontaktpads und Leiterbahnen, die die Kontaktpads miteinander verbinden. Ein erster integrierter Schaltkreis (IC, Integrated Circuit)-Chip ist auf dem Substrat montiert und enthält einen vordefinierten Satz von Schaltungskomponenten, die auf dem ersten IC-Chip in einem ersten geometrischen Muster angeordnet sind, das bei Reflexion um eine gegebene Achse in einer Ebene des Chips unsymmetrisch ist. Ein zweiter IC-Chip wird auf dem Substrat montiert und enthält den vordefinierten Satz von Schaltungskomponenten, die auf dem zweiten IC-Chip in einem zweiten geometrischen Muster angeordnet sind, das ein Spiegelbild des ersten geometrischen Musters in Bezug auf die gegebene Achse ist.
An electronic device includes a substrate having contact pads disposed thereon and traces interconnecting the contact pads. A first integrated circuit (IC) die is mounted on the substrate and includes a predefined set of circuit components arranged on the first IC die in a first geometrical pattern, which is non-symmetrical under reflection about a given axis in a plane of the die. A second IC die is mounted on the substrate and includes the predefined set of circuit components arranged on the second IC die in a second geometrical pattern, which is a mirror image of the first geometrical pattern with respect to the given axis. |
format | Patent |
fullrecord | <record><control><sourceid>epo_EVB</sourceid><recordid>TN_cdi_epo_espacenet_DE102022210489A1</recordid><sourceformat>XML</sourceformat><sourcesystem>PC</sourcesystem><sourcerecordid>DE102022210489A1</sourcerecordid><originalsourceid>FETCH-epo_espacenet_DE102022210489A13</originalsourceid><addsrcrecordid>eNrjZDANLshMTU_NScrMScnJTM5IVXDOyCwoVkgsTVNIzcxLzVVIT80FMooTc1PzFIJLk4pLihJLeBhY0xJzilN5oTQ3g6qba4izh25qQX58anFBYnJqXmpJvIuroYGRgZGRkaGBiYWlo6ExseoA0zguvw</addsrcrecordid><sourcetype>Open Access Repository</sourcetype><iscdi>true</iscdi><recordtype>patent</recordtype></control><display><type>patent</type><title>Spiegelbildliche Chips auf einem gemeinsamen Substrat</title><source>esp@cenet</source><creator>Bourstein, Ido</creator><creatorcontrib>Bourstein, Ido</creatorcontrib><description>Ein elektronisches Gerät enthält ein Substrat mit darauf angeordneten Kontaktpads und Leiterbahnen, die die Kontaktpads miteinander verbinden. Ein erster integrierter Schaltkreis (IC, Integrated Circuit)-Chip ist auf dem Substrat montiert und enthält einen vordefinierten Satz von Schaltungskomponenten, die auf dem ersten IC-Chip in einem ersten geometrischen Muster angeordnet sind, das bei Reflexion um eine gegebene Achse in einer Ebene des Chips unsymmetrisch ist. Ein zweiter IC-Chip wird auf dem Substrat montiert und enthält den vordefinierten Satz von Schaltungskomponenten, die auf dem zweiten IC-Chip in einem zweiten geometrischen Muster angeordnet sind, das ein Spiegelbild des ersten geometrischen Musters in Bezug auf die gegebene Achse ist.
An electronic device includes a substrate having contact pads disposed thereon and traces interconnecting the contact pads. A first integrated circuit (IC) die is mounted on the substrate and includes a predefined set of circuit components arranged on the first IC die in a first geometrical pattern, which is non-symmetrical under reflection about a given axis in a plane of the die. A second IC die is mounted on the substrate and includes the predefined set of circuit components arranged on the second IC die in a second geometrical pattern, which is a mirror image of the first geometrical pattern with respect to the given axis.</description><language>ger</language><subject>BASIC ELECTRIC ELEMENTS ; ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR ; ELECTRICITY ; SEMICONDUCTOR DEVICES</subject><creationdate>2023</creationdate><oa>free_for_read</oa><woscitedreferencessubscribed>false</woscitedreferencessubscribed></display><links><openurl>$$Topenurl_article</openurl><openurlfulltext>$$Topenurlfull_article</openurlfulltext><thumbnail>$$Tsyndetics_thumb_exl</thumbnail><linktohtml>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&date=20230406&DB=EPODOC&CC=DE&NR=102022210489A1$$EHTML$$P50$$Gepo$$Hfree_for_read</linktohtml><link.rule.ids>230,308,780,885,25563,76318</link.rule.ids><linktorsrc>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&date=20230406&DB=EPODOC&CC=DE&NR=102022210489A1$$EView_record_in_European_Patent_Office$$FView_record_in_$$GEuropean_Patent_Office$$Hfree_for_read</linktorsrc></links><search><creatorcontrib>Bourstein, Ido</creatorcontrib><title>Spiegelbildliche Chips auf einem gemeinsamen Substrat</title><description>Ein elektronisches Gerät enthält ein Substrat mit darauf angeordneten Kontaktpads und Leiterbahnen, die die Kontaktpads miteinander verbinden. Ein erster integrierter Schaltkreis (IC, Integrated Circuit)-Chip ist auf dem Substrat montiert und enthält einen vordefinierten Satz von Schaltungskomponenten, die auf dem ersten IC-Chip in einem ersten geometrischen Muster angeordnet sind, das bei Reflexion um eine gegebene Achse in einer Ebene des Chips unsymmetrisch ist. Ein zweiter IC-Chip wird auf dem Substrat montiert und enthält den vordefinierten Satz von Schaltungskomponenten, die auf dem zweiten IC-Chip in einem zweiten geometrischen Muster angeordnet sind, das ein Spiegelbild des ersten geometrischen Musters in Bezug auf die gegebene Achse ist.
An electronic device includes a substrate having contact pads disposed thereon and traces interconnecting the contact pads. A first integrated circuit (IC) die is mounted on the substrate and includes a predefined set of circuit components arranged on the first IC die in a first geometrical pattern, which is non-symmetrical under reflection about a given axis in a plane of the die. A second IC die is mounted on the substrate and includes the predefined set of circuit components arranged on the second IC die in a second geometrical pattern, which is a mirror image of the first geometrical pattern with respect to the given axis.</description><subject>BASIC ELECTRIC ELEMENTS</subject><subject>ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR</subject><subject>ELECTRICITY</subject><subject>SEMICONDUCTOR DEVICES</subject><fulltext>true</fulltext><rsrctype>patent</rsrctype><creationdate>2023</creationdate><recordtype>patent</recordtype><sourceid>EVB</sourceid><recordid>eNrjZDANLshMTU_NScrMScnJTM5IVXDOyCwoVkgsTVNIzcxLzVVIT80FMooTc1PzFIJLk4pLihJLeBhY0xJzilN5oTQ3g6qba4izh25qQX58anFBYnJqXmpJvIuroYGRgZGRkaGBiYWlo6ExseoA0zguvw</recordid><startdate>20230406</startdate><enddate>20230406</enddate><creator>Bourstein, Ido</creator><scope>EVB</scope></search><sort><creationdate>20230406</creationdate><title>Spiegelbildliche Chips auf einem gemeinsamen Substrat</title><author>Bourstein, Ido</author></sort><facets><frbrtype>5</frbrtype><frbrgroupid>cdi_FETCH-epo_espacenet_DE102022210489A13</frbrgroupid><rsrctype>patents</rsrctype><prefilter>patents</prefilter><language>ger</language><creationdate>2023</creationdate><topic>BASIC ELECTRIC ELEMENTS</topic><topic>ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR</topic><topic>ELECTRICITY</topic><topic>SEMICONDUCTOR DEVICES</topic><toplevel>online_resources</toplevel><creatorcontrib>Bourstein, Ido</creatorcontrib><collection>esp@cenet</collection></facets><delivery><delcategory>Remote Search Resource</delcategory><fulltext>fulltext_linktorsrc</fulltext></delivery><addata><au>Bourstein, Ido</au><format>patent</format><genre>patent</genre><ristype>GEN</ristype><title>Spiegelbildliche Chips auf einem gemeinsamen Substrat</title><date>2023-04-06</date><risdate>2023</risdate><abstract>Ein elektronisches Gerät enthält ein Substrat mit darauf angeordneten Kontaktpads und Leiterbahnen, die die Kontaktpads miteinander verbinden. Ein erster integrierter Schaltkreis (IC, Integrated Circuit)-Chip ist auf dem Substrat montiert und enthält einen vordefinierten Satz von Schaltungskomponenten, die auf dem ersten IC-Chip in einem ersten geometrischen Muster angeordnet sind, das bei Reflexion um eine gegebene Achse in einer Ebene des Chips unsymmetrisch ist. Ein zweiter IC-Chip wird auf dem Substrat montiert und enthält den vordefinierten Satz von Schaltungskomponenten, die auf dem zweiten IC-Chip in einem zweiten geometrischen Muster angeordnet sind, das ein Spiegelbild des ersten geometrischen Musters in Bezug auf die gegebene Achse ist.
An electronic device includes a substrate having contact pads disposed thereon and traces interconnecting the contact pads. A first integrated circuit (IC) die is mounted on the substrate and includes a predefined set of circuit components arranged on the first IC die in a first geometrical pattern, which is non-symmetrical under reflection about a given axis in a plane of the die. A second IC die is mounted on the substrate and includes the predefined set of circuit components arranged on the second IC die in a second geometrical pattern, which is a mirror image of the first geometrical pattern with respect to the given axis.</abstract><oa>free_for_read</oa></addata></record> |
fulltext | fulltext_linktorsrc |
identifier | |
ispartof | |
issn | |
language | ger |
recordid | cdi_epo_espacenet_DE102022210489A1 |
source | esp@cenet |
subjects | BASIC ELECTRIC ELEMENTS ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR ELECTRICITY SEMICONDUCTOR DEVICES |
title | Spiegelbildliche Chips auf einem gemeinsamen Substrat |
url | https://sfx.bib-bvb.de/sfx_tum?ctx_ver=Z39.88-2004&ctx_enc=info:ofi/enc:UTF-8&ctx_tim=2025-01-12T14%3A38%3A49IST&url_ver=Z39.88-2004&url_ctx_fmt=infofi/fmt:kev:mtx:ctx&rfr_id=info:sid/primo.exlibrisgroup.com:primo3-Article-epo_EVB&rft_val_fmt=info:ofi/fmt:kev:mtx:patent&rft.genre=patent&rft.au=Bourstein,%20Ido&rft.date=2023-04-06&rft_id=info:doi/&rft_dat=%3Cepo_EVB%3EDE102022210489A1%3C/epo_EVB%3E%3Curl%3E%3C/url%3E&disable_directlink=true&sfx.directlink=off&sfx.report_link=0&rft_id=info:oai/&rft_id=info:pmid/&rfr_iscdi=true |