ANZEIGESYSTEM UND ANZEIGE-STEUERVERFAHREN FÜR DAS ANSTEUERN MIT NIEDRIGER FREQUENZ UND NIEDRIGER LEISTUNG

Ein Anzeigesystem, das einen Host-Prozessor und eine integrierte Anzeigetreiberschaltung enthält, kann bereitgestellt werden. Der Host-Prozessor kann ein Taktsignal erzeugen, das zwischen einem hohen Pegel und einem niedrigen Pegel schwingt, ein erstes Synchronisationssignal basierend auf dem Taktsi...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
Hauptverfasser: Shin, Yonjun, Lee, Changju, Lee, Junghak, Yang, Hoonmo, Yoon, Sungchul
Format: Patent
Sprache:ger
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
Beschreibung
Zusammenfassung:Ein Anzeigesystem, das einen Host-Prozessor und eine integrierte Anzeigetreiberschaltung enthält, kann bereitgestellt werden. Der Host-Prozessor kann ein Taktsignal erzeugen, das zwischen einem hohen Pegel und einem niedrigen Pegel schwingt, ein erstes Synchronisationssignal basierend auf dem Taktsignal erzeugen und ausgeben, einen Wakeup-Interrupt durch Messen eines Frame-Aktualisierungszeitraums einer Anzeigetafel erzeugen, Framedaten basierend auf dem ersten Synchronisationssignal durch Aktivieren eines Bildbereitstellungspfades basierend auf dem Wakeup-Interrupt erzeugen, und die Framedaten für jeden Frame-Aktualisierungszeitraum ausgeben. Die integrierte Anzeigetreiberschaltung kann das erste Synchronisationssignal und die Framedaten von dem Host-Prozessor empfangen und die Anzeigetafel so steuern, dass ein den Framedaten entsprechendes Framebild auf der Anzeigetafel basierend auf dem ersten Synchronisationssignal angezeigt wird, ohne die Framedaten zu speichern. A display system including a host processor and a display driver integrated circuit may be provided. The host processor may generate a clock signal that swings swinging between a high level and a low level, generate and output a first synchronization signal based on the clock signal, generate a wakeup interrupt by measuring a frame update period of a display panel, generates frame data based on the first synchronization signal by enabling an image providing path based on the wakeup interrupt, and output the frame data for every frame update period. The display driver integrated circuit may receive the first synchronization signal and the frame data from the host processor, and control the display panel such that a frame image corresponding to the frame data is displayed on the display panel based on the first synchronization signal without storing the frame data.