SPEICHERARRAY MIT EPITAKTISCHER SOURCELEITUNG UND BITLEITUNG
Ein 3D-Speicherarray, bei dem horizontal zusammengewachsene und vertikal nicht zusammengewachsene epitaktische Source-/Drain-Bereiche als Sourceleitungen und Bitleitungen verwendet werden, und ein Verfahren zum Ausbilden desselben werden offenbart. Bei einer Ausführungsform umfasst ein Speicherarray...
Gespeichert in:
Hauptverfasser: | , , , , |
---|---|
Format: | Patent |
Sprache: | ger |
Schlagworte: | |
Online-Zugang: | Volltext bestellen |
Tags: |
Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
|
container_end_page | |
---|---|
container_issue | |
container_start_page | |
container_title | |
container_volume | |
creator | Lin, Yu-Ming Young, Bo-Feng Yeong, Sai-Hooi Chang, Chih-Yu Chui, Chi On |
description | Ein 3D-Speicherarray, bei dem horizontal zusammengewachsene und vertikal nicht zusammengewachsene epitaktische Source-/Drain-Bereiche als Sourceleitungen und Bitleitungen verwendet werden, und ein Verfahren zum Ausbilden desselben werden offenbart. Bei einer Ausführungsform umfasst ein Speicherarray einen ersten Kanalbereich über einem Halbleitersubstrat; einen ersten epitaktischen Bereich, der elektrisch mit dem ersten Kanalbereich gekoppelt ist; einen zweiten epitaktischen Bereich, der direkt über dem ersten epitaktischen Bereich in einer Richtung senkrecht zu einer Hauptfläche des Halbleitersubstrats liegt; ein dielektrisches Material zwischen dem ersten epitaktischen Bereich und dem zweiten epitaktischen Bereich, wobei der zweite epitaktische Bereich durch das dielektrische Material von dem ersten epitaktischen Bereich isoliert ist; ein Gate-Dielektrikum, das den ersten Kanalbereich umgibt; und eine Gate-Elektrode, die das Gate-Dielektrikum umgibt.
A 3D memory array in which epitaxial source/drain regions which are horizontally merged and vertically unmerged are used as source lines and bit lines and methods of forming the same are disclosed. In an embodiment, a memory array includes a first channel region over a semiconductor substrate; a first epitaxial region electrically coupled to the first channel region; a second epitaxial region directly over the first epitaxial region in a direction perpendicular to a major surface of the semiconductor substrate; a dielectric material between the first epitaxial region and the second epitaxial region, the second epitaxial region being isolated from the first epitaxial region by the dielectric material; a gate dielectric surrounding the first channel region; and a gate electrode surrounding the gate dielectric. |
format | Patent |
fullrecord | <record><control><sourceid>epo_EVB</sourceid><recordid>TN_cdi_epo_espacenet_DE102021100674A1</recordid><sourceformat>XML</sourceformat><sourcesystem>PC</sourcesystem><sourcerecordid>DE102021100674A1</sourcerecordid><originalsourceid>FETCH-epo_espacenet_DE102021100674A13</originalsourceid><addsrcrecordid>eNrjZLAJDnD1dPZwDXIMCnKMVPD1DFFwDfAMcfQO8QwGCSsE-4cGObv6uHqGhPq5K4T6uSg4eYZAuTwMrGmJOcWpvFCam0HVzTXE2UM3tSA_PrW4IDE5NS-1JN7F1dDAyMDI0NDAwMzcxNHQmFh1AIqHK4A</addsrcrecordid><sourcetype>Open Access Repository</sourcetype><iscdi>true</iscdi><recordtype>patent</recordtype></control><display><type>patent</type><title>SPEICHERARRAY MIT EPITAKTISCHER SOURCELEITUNG UND BITLEITUNG</title><source>esp@cenet</source><creator>Lin, Yu-Ming ; Young, Bo-Feng ; Yeong, Sai-Hooi ; Chang, Chih-Yu ; Chui, Chi On</creator><creatorcontrib>Lin, Yu-Ming ; Young, Bo-Feng ; Yeong, Sai-Hooi ; Chang, Chih-Yu ; Chui, Chi On</creatorcontrib><description>Ein 3D-Speicherarray, bei dem horizontal zusammengewachsene und vertikal nicht zusammengewachsene epitaktische Source-/Drain-Bereiche als Sourceleitungen und Bitleitungen verwendet werden, und ein Verfahren zum Ausbilden desselben werden offenbart. Bei einer Ausführungsform umfasst ein Speicherarray einen ersten Kanalbereich über einem Halbleitersubstrat; einen ersten epitaktischen Bereich, der elektrisch mit dem ersten Kanalbereich gekoppelt ist; einen zweiten epitaktischen Bereich, der direkt über dem ersten epitaktischen Bereich in einer Richtung senkrecht zu einer Hauptfläche des Halbleitersubstrats liegt; ein dielektrisches Material zwischen dem ersten epitaktischen Bereich und dem zweiten epitaktischen Bereich, wobei der zweite epitaktische Bereich durch das dielektrische Material von dem ersten epitaktischen Bereich isoliert ist; ein Gate-Dielektrikum, das den ersten Kanalbereich umgibt; und eine Gate-Elektrode, die das Gate-Dielektrikum umgibt.
A 3D memory array in which epitaxial source/drain regions which are horizontally merged and vertically unmerged are used as source lines and bit lines and methods of forming the same are disclosed. In an embodiment, a memory array includes a first channel region over a semiconductor substrate; a first epitaxial region electrically coupled to the first channel region; a second epitaxial region directly over the first epitaxial region in a direction perpendicular to a major surface of the semiconductor substrate; a dielectric material between the first epitaxial region and the second epitaxial region, the second epitaxial region being isolated from the first epitaxial region by the dielectric material; a gate dielectric surrounding the first channel region; and a gate electrode surrounding the gate dielectric.</description><language>ger</language><subject>ELECTRICITY</subject><creationdate>2022</creationdate><oa>free_for_read</oa><woscitedreferencessubscribed>false</woscitedreferencessubscribed></display><links><openurl>$$Topenurl_article</openurl><openurlfulltext>$$Topenurlfull_article</openurlfulltext><thumbnail>$$Tsyndetics_thumb_exl</thumbnail><linktohtml>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&date=20220217&DB=EPODOC&CC=DE&NR=102021100674A1$$EHTML$$P50$$Gepo$$Hfree_for_read</linktohtml><link.rule.ids>230,308,780,885,25564,76547</link.rule.ids><linktorsrc>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&date=20220217&DB=EPODOC&CC=DE&NR=102021100674A1$$EView_record_in_European_Patent_Office$$FView_record_in_$$GEuropean_Patent_Office$$Hfree_for_read</linktorsrc></links><search><creatorcontrib>Lin, Yu-Ming</creatorcontrib><creatorcontrib>Young, Bo-Feng</creatorcontrib><creatorcontrib>Yeong, Sai-Hooi</creatorcontrib><creatorcontrib>Chang, Chih-Yu</creatorcontrib><creatorcontrib>Chui, Chi On</creatorcontrib><title>SPEICHERARRAY MIT EPITAKTISCHER SOURCELEITUNG UND BITLEITUNG</title><description>Ein 3D-Speicherarray, bei dem horizontal zusammengewachsene und vertikal nicht zusammengewachsene epitaktische Source-/Drain-Bereiche als Sourceleitungen und Bitleitungen verwendet werden, und ein Verfahren zum Ausbilden desselben werden offenbart. Bei einer Ausführungsform umfasst ein Speicherarray einen ersten Kanalbereich über einem Halbleitersubstrat; einen ersten epitaktischen Bereich, der elektrisch mit dem ersten Kanalbereich gekoppelt ist; einen zweiten epitaktischen Bereich, der direkt über dem ersten epitaktischen Bereich in einer Richtung senkrecht zu einer Hauptfläche des Halbleitersubstrats liegt; ein dielektrisches Material zwischen dem ersten epitaktischen Bereich und dem zweiten epitaktischen Bereich, wobei der zweite epitaktische Bereich durch das dielektrische Material von dem ersten epitaktischen Bereich isoliert ist; ein Gate-Dielektrikum, das den ersten Kanalbereich umgibt; und eine Gate-Elektrode, die das Gate-Dielektrikum umgibt.
A 3D memory array in which epitaxial source/drain regions which are horizontally merged and vertically unmerged are used as source lines and bit lines and methods of forming the same are disclosed. In an embodiment, a memory array includes a first channel region over a semiconductor substrate; a first epitaxial region electrically coupled to the first channel region; a second epitaxial region directly over the first epitaxial region in a direction perpendicular to a major surface of the semiconductor substrate; a dielectric material between the first epitaxial region and the second epitaxial region, the second epitaxial region being isolated from the first epitaxial region by the dielectric material; a gate dielectric surrounding the first channel region; and a gate electrode surrounding the gate dielectric.</description><subject>ELECTRICITY</subject><fulltext>true</fulltext><rsrctype>patent</rsrctype><creationdate>2022</creationdate><recordtype>patent</recordtype><sourceid>EVB</sourceid><recordid>eNrjZLAJDnD1dPZwDXIMCnKMVPD1DFFwDfAMcfQO8QwGCSsE-4cGObv6uHqGhPq5K4T6uSg4eYZAuTwMrGmJOcWpvFCam0HVzTXE2UM3tSA_PrW4IDE5NS-1JN7F1dDAyMDI0NDAwMzcxNHQmFh1AIqHK4A</recordid><startdate>20220217</startdate><enddate>20220217</enddate><creator>Lin, Yu-Ming</creator><creator>Young, Bo-Feng</creator><creator>Yeong, Sai-Hooi</creator><creator>Chang, Chih-Yu</creator><creator>Chui, Chi On</creator><scope>EVB</scope></search><sort><creationdate>20220217</creationdate><title>SPEICHERARRAY MIT EPITAKTISCHER SOURCELEITUNG UND BITLEITUNG</title><author>Lin, Yu-Ming ; Young, Bo-Feng ; Yeong, Sai-Hooi ; Chang, Chih-Yu ; Chui, Chi On</author></sort><facets><frbrtype>5</frbrtype><frbrgroupid>cdi_FETCH-epo_espacenet_DE102021100674A13</frbrgroupid><rsrctype>patents</rsrctype><prefilter>patents</prefilter><language>ger</language><creationdate>2022</creationdate><topic>ELECTRICITY</topic><toplevel>online_resources</toplevel><creatorcontrib>Lin, Yu-Ming</creatorcontrib><creatorcontrib>Young, Bo-Feng</creatorcontrib><creatorcontrib>Yeong, Sai-Hooi</creatorcontrib><creatorcontrib>Chang, Chih-Yu</creatorcontrib><creatorcontrib>Chui, Chi On</creatorcontrib><collection>esp@cenet</collection></facets><delivery><delcategory>Remote Search Resource</delcategory><fulltext>fulltext_linktorsrc</fulltext></delivery><addata><au>Lin, Yu-Ming</au><au>Young, Bo-Feng</au><au>Yeong, Sai-Hooi</au><au>Chang, Chih-Yu</au><au>Chui, Chi On</au><format>patent</format><genre>patent</genre><ristype>GEN</ristype><title>SPEICHERARRAY MIT EPITAKTISCHER SOURCELEITUNG UND BITLEITUNG</title><date>2022-02-17</date><risdate>2022</risdate><abstract>Ein 3D-Speicherarray, bei dem horizontal zusammengewachsene und vertikal nicht zusammengewachsene epitaktische Source-/Drain-Bereiche als Sourceleitungen und Bitleitungen verwendet werden, und ein Verfahren zum Ausbilden desselben werden offenbart. Bei einer Ausführungsform umfasst ein Speicherarray einen ersten Kanalbereich über einem Halbleitersubstrat; einen ersten epitaktischen Bereich, der elektrisch mit dem ersten Kanalbereich gekoppelt ist; einen zweiten epitaktischen Bereich, der direkt über dem ersten epitaktischen Bereich in einer Richtung senkrecht zu einer Hauptfläche des Halbleitersubstrats liegt; ein dielektrisches Material zwischen dem ersten epitaktischen Bereich und dem zweiten epitaktischen Bereich, wobei der zweite epitaktische Bereich durch das dielektrische Material von dem ersten epitaktischen Bereich isoliert ist; ein Gate-Dielektrikum, das den ersten Kanalbereich umgibt; und eine Gate-Elektrode, die das Gate-Dielektrikum umgibt.
A 3D memory array in which epitaxial source/drain regions which are horizontally merged and vertically unmerged are used as source lines and bit lines and methods of forming the same are disclosed. In an embodiment, a memory array includes a first channel region over a semiconductor substrate; a first epitaxial region electrically coupled to the first channel region; a second epitaxial region directly over the first epitaxial region in a direction perpendicular to a major surface of the semiconductor substrate; a dielectric material between the first epitaxial region and the second epitaxial region, the second epitaxial region being isolated from the first epitaxial region by the dielectric material; a gate dielectric surrounding the first channel region; and a gate electrode surrounding the gate dielectric.</abstract><oa>free_for_read</oa></addata></record> |
fulltext | fulltext_linktorsrc |
identifier | |
ispartof | |
issn | |
language | ger |
recordid | cdi_epo_espacenet_DE102021100674A1 |
source | esp@cenet |
subjects | ELECTRICITY |
title | SPEICHERARRAY MIT EPITAKTISCHER SOURCELEITUNG UND BITLEITUNG |
url | https://sfx.bib-bvb.de/sfx_tum?ctx_ver=Z39.88-2004&ctx_enc=info:ofi/enc:UTF-8&ctx_tim=2025-01-03T23%3A36%3A58IST&url_ver=Z39.88-2004&url_ctx_fmt=infofi/fmt:kev:mtx:ctx&rfr_id=info:sid/primo.exlibrisgroup.com:primo3-Article-epo_EVB&rft_val_fmt=info:ofi/fmt:kev:mtx:patent&rft.genre=patent&rft.au=Lin,%20Yu-Ming&rft.date=2022-02-17&rft_id=info:doi/&rft_dat=%3Cepo_EVB%3EDE102021100674A1%3C/epo_EVB%3E%3Curl%3E%3C/url%3E&disable_directlink=true&sfx.directlink=off&sfx.report_link=0&rft_id=info:oai/&rft_id=info:pmid/&rfr_iscdi=true |