System, Vorrichtung und Verfahren zum dynamischen Justieren von Plattformenergie und -leistung basierend auf Aufgabeneigenschaften
In einer Ausführungsform beinhaltet ein Prozessor Folgendes: mindestens einen Kern; und einen Energiecontroller, der mit dem mindestens einen Kern gekoppelt ist. Der Energiecontroller kann Folgendes beinhalten: eine Arbeitslast-Überwachungsschaltung zum Errechnen eines Hintergrundaufgabenverhältniss...
Gespeichert in:
Hauptverfasser: | , , , , , , , , , , |
---|---|
Format: | Patent |
Sprache: | ger |
Schlagworte: | |
Online-Zugang: | Volltext bestellen |
Tags: |
Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
|
Zusammenfassung: | In einer Ausführungsform beinhaltet ein Prozessor Folgendes: mindestens einen Kern; und einen Energiecontroller, der mit dem mindestens einen Kern gekoppelt ist. Der Energiecontroller kann Folgendes beinhalten: eine Arbeitslast-Überwachungsschaltung zum Errechnen eines Hintergrundaufgabenverhältnisses basierend auf einer ersten Zeitmenge, während der mindestens eine Kern während einer aktiven Laufzeit Hintergrundaufgaben ausführte, und eine Steuerschaltung zum dynamischen Anwenden einer Energieverwaltungs-Richtlinie für einen Hintergrundmodus, wenn das Hintergrundaufgabenverhältnis einen Hintergrundmodus-Grenzwert übersteigt, wobei die Energieverwaltungs-Richtlinie für den Hintergrundmodus dafür vorgesehen ist, den Energieverbrauch des Prozessors zu verringern. Weitere Ausführungsformen werden beschrieben und beansprucht.
In one embodiment, a processor includes: at least one core; and a power controller coupled to the at least one core. The power controller may include: a workload monitor circuit to calculate a background task ratio based on a first amount of time that the at least one core executed background tasks during an active duration; and a control circuit to dynamically apply a power management policy for a background mode when the background task ratio exceeds a background mode threshold, the power management policy for the background mode to reduce power consumption of the processor. Other embodiments are described and claimed. |
---|