DYNAMISCHES GATE-ANTRIEBSSYSTEM UND STEUERVERFAHREN

Eine Schaltkreis beinhaltet einen Halbleiterschalter mit einem Gate-Anschluss und einen ersten, zweiten, dritten und vierten Gate-Widerstand. Die Gate-Widerstände haben stromaufwärts und stromabwärts liegende Enden in Bezug auf eine Position des Halbleiterschalters oder eine angetriebene Last. Die s...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
Hauptverfasser: Alam, Mohammed K, Kadry, Syed M, Basher, Korobi, Cawthorne, William R, Tamai, Goro, Anwar, Mohammad N, Vadula, Subramanian
Format: Patent
Sprache:ger
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
Beschreibung
Zusammenfassung:Eine Schaltkreis beinhaltet einen Halbleiterschalter mit einem Gate-Anschluss und einen ersten, zweiten, dritten und vierten Gate-Widerstand. Die Gate-Widerstände haben stromaufwärts und stromabwärts liegende Enden in Bezug auf eine Position des Halbleiterschalters oder eine angetriebene Last. Die stromabwärts angeordneten Enden verbinden sich mit dem Gate-Anschluss. Erste, zweite, dritte und vierte Pufferschalter haben Gate-Anschlüsse und Source-Anschlüsse, wobei die Source-Anschlüsse mit den stromaufwärts angeordneten Enden der ersten, zweiten, dritten und vierten Gate-Widerstände verbunden sind. Eine optionale integrierte Gate-Treiber-Schaltung (IC) verbindet sich mit den Gate-Anschlüssen der Pufferschalter. Ein Mikrocontroller, der auf Schaltungsmessungen anspricht, wählt Schaltsteuerwerte und Gate-Widerstandsidentitäten basierend auf den Messungen aus und sendet Schaltsteuersignale und ein Gate-Widerstandsauswahlsignal, um Ein-/Ausschaltzustände der Pufferschalter und eine optimale Schaltgeschwindigkeit für den Halbleiterschalter auszuwählen. A switching circuit includes a semiconductor switch having a Gate terminal, and includes first, second, third, and fourth Gate resistors. The Gate resistors have upstream and downstream ends relative to a location of the semiconductor switch or a driven load. The downstream ends connect to the Gate terminal. First, second, third, and fourth buffer switches have Gate terminals and Source terminals, with the Source terminals connected to the upstream ends of the first, second, third, and fourth Gate resistors, respectively. An optional Gate driver integrated circuit (IC) connects to the Gate terminals of the buffer switches. A microcontroller, responsive to circuit measurements, selects switching control values and Gate resistor identities based on the measurements, and transmits switching control signals and a Gate resistor selection signal to select on/off states of the buffer switches and an optimum switching speed for the semiconductor switch.