Halbleitervorrichtung und Hochspannungsvorrichtung mit einer zwischen zwei HEMT-Vorrichtungen als Diode geschalteten Transistorvorrichtung und Verfahren zum Ausbilden derselben

Halbleitervorrichtung mit:einer ersten HEMT-Vorrichtung (104, 302), die innerhalb einer Halbleiterstruktur (212) angeordnet ist und eine erste Source (S1), einen ersten Drain (D1) und ein erstes Gate (G1) aufweist;einer zweiten HEMT-Vorrichtung (108, 304, 502), die innerhalb der Halbleiterstruktur (...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
Hauptverfasser: Lin, Ming-Cheng, Wu, Chen-Bau, Tsai, Chun Lin, Wu, Haw-Yun
Format: Patent
Sprache:ger
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
container_end_page
container_issue
container_start_page
container_title
container_volume
creator Lin, Ming-Cheng
Wu, Chen-Bau
Tsai, Chun Lin
Wu, Haw-Yun
description Halbleitervorrichtung mit:einer ersten HEMT-Vorrichtung (104, 302), die innerhalb einer Halbleiterstruktur (212) angeordnet ist und eine erste Source (S1), einen ersten Drain (D1) und ein erstes Gate (G1) aufweist;einer zweiten HEMT-Vorrichtung (108, 304, 502), die innerhalb der Halbleiterstruktur (212) in Reihe mit der ersten HEMT-Vorrichtung (104, 302) angeordnet ist und eine zweite Source (S2), die mit dem ersten Drain (D1) verbunden ist, einen zweiten Drain (D2) und ein zweites Gate (G2) aufweist; undeiner als Diode geschalteten Transistorvorrichtung (110, 306), die innerhalb der Halbleiterstruktur (212) angeordnet und zwischen die erste HEMT-Vorrichtung (104, 302) und die zweite HEMT-Vorrichtung (108, 304, 502) geschaltet ist und eine dritte Source (S3), ein drittes Gate (G3) und einen dritten Drain (D3) aufweist, der mit dem zweiten Gate (G2) verbunden ist. In some embodiments, the present disclosure relates to a semiconductor device. The semiconductor device comprises a first high electron mobility transistor (HEMT) device disposed in a semiconductor structure and comprising a first source, a first drain, and a first gate. A second HEMT device is disposed in the semiconductor structure, and comprises a second source coupled to the first drain, a second drain, and a second gate. A diode-connected transistor device is disposed in the semiconductor structure, and comprises a third source, a third gate, and a third drain coupled to the second gate.
format Patent
fullrecord <record><control><sourceid>epo_EVB</sourceid><recordid>TN_cdi_epo_espacenet_DE102019121417B4</recordid><sourceformat>XML</sourceformat><sourcesystem>PC</sourcesystem><sourcerecordid>DE102019121417B4</sourcerecordid><originalsourceid>FETCH-epo_espacenet_DE102019121417B43</originalsourceid><addsrcrecordid>eNqNjrEKwjAQhrs4iPoOWRwFo4I4qq10cStdS9r-bQ_ipSSpgk_lIxpBUHBxurvvPv67cfRIlS41yMNejbVUdX7gVgxci9RUnesVcwDue3khL0AMK-43clUHDg1IpMk5W-QfMXClnYjJ1BAtgqm0hw84s4odOW9-juawjersK3K4iP3gStJ1mGpYB12Cp9GoCamYveskmp-S7Jgu0JsC4d8KDF_EiVyulnInV3Ijt4fN-l_vCfcsXxo</addsrcrecordid><sourcetype>Open Access Repository</sourcetype><iscdi>true</iscdi><recordtype>patent</recordtype></control><display><type>patent</type><title>Halbleitervorrichtung und Hochspannungsvorrichtung mit einer zwischen zwei HEMT-Vorrichtungen als Diode geschalteten Transistorvorrichtung und Verfahren zum Ausbilden derselben</title><source>esp@cenet</source><creator>Lin, Ming-Cheng ; Wu, Chen-Bau ; Tsai, Chun Lin ; Wu, Haw-Yun</creator><creatorcontrib>Lin, Ming-Cheng ; Wu, Chen-Bau ; Tsai, Chun Lin ; Wu, Haw-Yun</creatorcontrib><description>Halbleitervorrichtung mit:einer ersten HEMT-Vorrichtung (104, 302), die innerhalb einer Halbleiterstruktur (212) angeordnet ist und eine erste Source (S1), einen ersten Drain (D1) und ein erstes Gate (G1) aufweist;einer zweiten HEMT-Vorrichtung (108, 304, 502), die innerhalb der Halbleiterstruktur (212) in Reihe mit der ersten HEMT-Vorrichtung (104, 302) angeordnet ist und eine zweite Source (S2), die mit dem ersten Drain (D1) verbunden ist, einen zweiten Drain (D2) und ein zweites Gate (G2) aufweist; undeiner als Diode geschalteten Transistorvorrichtung (110, 306), die innerhalb der Halbleiterstruktur (212) angeordnet und zwischen die erste HEMT-Vorrichtung (104, 302) und die zweite HEMT-Vorrichtung (108, 304, 502) geschaltet ist und eine dritte Source (S3), ein drittes Gate (G3) und einen dritten Drain (D3) aufweist, der mit dem zweiten Gate (G2) verbunden ist. In some embodiments, the present disclosure relates to a semiconductor device. The semiconductor device comprises a first high electron mobility transistor (HEMT) device disposed in a semiconductor structure and comprising a first source, a first drain, and a first gate. A second HEMT device is disposed in the semiconductor structure, and comprises a second source coupled to the first drain, a second drain, and a second gate. A diode-connected transistor device is disposed in the semiconductor structure, and comprises a third source, a third gate, and a third drain coupled to the second gate.</description><language>ger</language><subject>BASIC ELECTRIC ELEMENTS ; ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR ; ELECTRICITY ; SEMICONDUCTOR DEVICES</subject><creationdate>2023</creationdate><oa>free_for_read</oa><woscitedreferencessubscribed>false</woscitedreferencessubscribed></display><links><openurl>$$Topenurl_article</openurl><openurlfulltext>$$Topenurlfull_article</openurlfulltext><thumbnail>$$Tsyndetics_thumb_exl</thumbnail><linktohtml>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20230119&amp;DB=EPODOC&amp;CC=DE&amp;NR=102019121417B4$$EHTML$$P50$$Gepo$$Hfree_for_read</linktohtml><link.rule.ids>230,308,776,881,25543,76293</link.rule.ids><linktorsrc>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20230119&amp;DB=EPODOC&amp;CC=DE&amp;NR=102019121417B4$$EView_record_in_European_Patent_Office$$FView_record_in_$$GEuropean_Patent_Office$$Hfree_for_read</linktorsrc></links><search><creatorcontrib>Lin, Ming-Cheng</creatorcontrib><creatorcontrib>Wu, Chen-Bau</creatorcontrib><creatorcontrib>Tsai, Chun Lin</creatorcontrib><creatorcontrib>Wu, Haw-Yun</creatorcontrib><title>Halbleitervorrichtung und Hochspannungsvorrichtung mit einer zwischen zwei HEMT-Vorrichtungen als Diode geschalteten Transistorvorrichtung und Verfahren zum Ausbilden derselben</title><description>Halbleitervorrichtung mit:einer ersten HEMT-Vorrichtung (104, 302), die innerhalb einer Halbleiterstruktur (212) angeordnet ist und eine erste Source (S1), einen ersten Drain (D1) und ein erstes Gate (G1) aufweist;einer zweiten HEMT-Vorrichtung (108, 304, 502), die innerhalb der Halbleiterstruktur (212) in Reihe mit der ersten HEMT-Vorrichtung (104, 302) angeordnet ist und eine zweite Source (S2), die mit dem ersten Drain (D1) verbunden ist, einen zweiten Drain (D2) und ein zweites Gate (G2) aufweist; undeiner als Diode geschalteten Transistorvorrichtung (110, 306), die innerhalb der Halbleiterstruktur (212) angeordnet und zwischen die erste HEMT-Vorrichtung (104, 302) und die zweite HEMT-Vorrichtung (108, 304, 502) geschaltet ist und eine dritte Source (S3), ein drittes Gate (G3) und einen dritten Drain (D3) aufweist, der mit dem zweiten Gate (G2) verbunden ist. In some embodiments, the present disclosure relates to a semiconductor device. The semiconductor device comprises a first high electron mobility transistor (HEMT) device disposed in a semiconductor structure and comprising a first source, a first drain, and a first gate. A second HEMT device is disposed in the semiconductor structure, and comprises a second source coupled to the first drain, a second drain, and a second gate. A diode-connected transistor device is disposed in the semiconductor structure, and comprises a third source, a third gate, and a third drain coupled to the second gate.</description><subject>BASIC ELECTRIC ELEMENTS</subject><subject>ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR</subject><subject>ELECTRICITY</subject><subject>SEMICONDUCTOR DEVICES</subject><fulltext>true</fulltext><rsrctype>patent</rsrctype><creationdate>2023</creationdate><recordtype>patent</recordtype><sourceid>EVB</sourceid><recordid>eNqNjrEKwjAQhrs4iPoOWRwFo4I4qq10cStdS9r-bQ_ipSSpgk_lIxpBUHBxurvvPv67cfRIlS41yMNejbVUdX7gVgxci9RUnesVcwDue3khL0AMK-43clUHDg1IpMk5W-QfMXClnYjJ1BAtgqm0hw84s4odOW9-juawjersK3K4iP3gStJ1mGpYB12Cp9GoCamYveskmp-S7Jgu0JsC4d8KDF_EiVyulnInV3Ijt4fN-l_vCfcsXxo</recordid><startdate>20230119</startdate><enddate>20230119</enddate><creator>Lin, Ming-Cheng</creator><creator>Wu, Chen-Bau</creator><creator>Tsai, Chun Lin</creator><creator>Wu, Haw-Yun</creator><scope>EVB</scope></search><sort><creationdate>20230119</creationdate><title>Halbleitervorrichtung und Hochspannungsvorrichtung mit einer zwischen zwei HEMT-Vorrichtungen als Diode geschalteten Transistorvorrichtung und Verfahren zum Ausbilden derselben</title><author>Lin, Ming-Cheng ; Wu, Chen-Bau ; Tsai, Chun Lin ; Wu, Haw-Yun</author></sort><facets><frbrtype>5</frbrtype><frbrgroupid>cdi_FETCH-epo_espacenet_DE102019121417B43</frbrgroupid><rsrctype>patents</rsrctype><prefilter>patents</prefilter><language>ger</language><creationdate>2023</creationdate><topic>BASIC ELECTRIC ELEMENTS</topic><topic>ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR</topic><topic>ELECTRICITY</topic><topic>SEMICONDUCTOR DEVICES</topic><toplevel>online_resources</toplevel><creatorcontrib>Lin, Ming-Cheng</creatorcontrib><creatorcontrib>Wu, Chen-Bau</creatorcontrib><creatorcontrib>Tsai, Chun Lin</creatorcontrib><creatorcontrib>Wu, Haw-Yun</creatorcontrib><collection>esp@cenet</collection></facets><delivery><delcategory>Remote Search Resource</delcategory><fulltext>fulltext_linktorsrc</fulltext></delivery><addata><au>Lin, Ming-Cheng</au><au>Wu, Chen-Bau</au><au>Tsai, Chun Lin</au><au>Wu, Haw-Yun</au><format>patent</format><genre>patent</genre><ristype>GEN</ristype><title>Halbleitervorrichtung und Hochspannungsvorrichtung mit einer zwischen zwei HEMT-Vorrichtungen als Diode geschalteten Transistorvorrichtung und Verfahren zum Ausbilden derselben</title><date>2023-01-19</date><risdate>2023</risdate><abstract>Halbleitervorrichtung mit:einer ersten HEMT-Vorrichtung (104, 302), die innerhalb einer Halbleiterstruktur (212) angeordnet ist und eine erste Source (S1), einen ersten Drain (D1) und ein erstes Gate (G1) aufweist;einer zweiten HEMT-Vorrichtung (108, 304, 502), die innerhalb der Halbleiterstruktur (212) in Reihe mit der ersten HEMT-Vorrichtung (104, 302) angeordnet ist und eine zweite Source (S2), die mit dem ersten Drain (D1) verbunden ist, einen zweiten Drain (D2) und ein zweites Gate (G2) aufweist; undeiner als Diode geschalteten Transistorvorrichtung (110, 306), die innerhalb der Halbleiterstruktur (212) angeordnet und zwischen die erste HEMT-Vorrichtung (104, 302) und die zweite HEMT-Vorrichtung (108, 304, 502) geschaltet ist und eine dritte Source (S3), ein drittes Gate (G3) und einen dritten Drain (D3) aufweist, der mit dem zweiten Gate (G2) verbunden ist. In some embodiments, the present disclosure relates to a semiconductor device. The semiconductor device comprises a first high electron mobility transistor (HEMT) device disposed in a semiconductor structure and comprising a first source, a first drain, and a first gate. A second HEMT device is disposed in the semiconductor structure, and comprises a second source coupled to the first drain, a second drain, and a second gate. A diode-connected transistor device is disposed in the semiconductor structure, and comprises a third source, a third gate, and a third drain coupled to the second gate.</abstract><oa>free_for_read</oa></addata></record>
fulltext fulltext_linktorsrc
identifier
ispartof
issn
language ger
recordid cdi_epo_espacenet_DE102019121417B4
source esp@cenet
subjects BASIC ELECTRIC ELEMENTS
ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR
ELECTRICITY
SEMICONDUCTOR DEVICES
title Halbleitervorrichtung und Hochspannungsvorrichtung mit einer zwischen zwei HEMT-Vorrichtungen als Diode geschalteten Transistorvorrichtung und Verfahren zum Ausbilden derselben
url https://sfx.bib-bvb.de/sfx_tum?ctx_ver=Z39.88-2004&ctx_enc=info:ofi/enc:UTF-8&ctx_tim=2025-01-25T10%3A02%3A15IST&url_ver=Z39.88-2004&url_ctx_fmt=infofi/fmt:kev:mtx:ctx&rfr_id=info:sid/primo.exlibrisgroup.com:primo3-Article-epo_EVB&rft_val_fmt=info:ofi/fmt:kev:mtx:patent&rft.genre=patent&rft.au=Lin,%20Ming-Cheng&rft.date=2023-01-19&rft_id=info:doi/&rft_dat=%3Cepo_EVB%3EDE102019121417B4%3C/epo_EVB%3E%3Curl%3E%3C/url%3E&disable_directlink=true&sfx.directlink=off&sfx.report_link=0&rft_id=info:oai/&rft_id=info:pmid/&rfr_iscdi=true