Zeitverschachtelte Filterung in Analog/Digital-Umsetzern
Verfahren zum Erhöhen einer Datendurchsatzrate einer digitalen Filterschaltung, wobei die digitale Filterschaltung (90) eine oder mehrere aus einer Integrierschaltung (16, 18, 20, 40, 60) und einer Differenzierschaltung (22, 24, 26) aufweist, wobei jede Integrierschaltung und jede Differenzierschalt...
Gespeichert in:
Hauptverfasser: | , , , |
---|---|
Format: | Patent |
Sprache: | ger |
Schlagworte: | |
Online-Zugang: | Volltext bestellen |
Tags: |
Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
|
Zusammenfassung: | Verfahren zum Erhöhen einer Datendurchsatzrate einer digitalen Filterschaltung, wobei die digitale Filterschaltung (90) eine oder mehrere aus einer Integrierschaltung (16, 18, 20, 40, 60) und einer Differenzierschaltung (22, 24, 26) aufweist, wobei jede Integrierschaltung und jede Differenzierschaltung zwei oder mehr auswählbare Speicherschaltungen (42, 63, 72, 130) aufweist, die zum Speichern von Daten ausgebildet sind, wobei das Verfahren Folgendes aufweist:Auswählen einer ersten der auswählbaren Speicherschaltungen (42, 63, 72, 130) der Integrierschaltung (16, 18, 20, 40, 60) oder der Differenzierschaltung (22, 24, 26) und Vorladen der ersten der auswählbaren Speicherschaltungen mit Referenzdaten, die in einer zweiten der auswählbaren Speicherschaltungen gespeichert sind;Abtasten von Eingangsdaten an einem Eingang (48, 80) der digitalen Filterschaltung;Kombinieren der abgetasteten Eingangsdaten mit den vorgeladenen Referenzdaten; undErzeugen einer Filterausgabe basierend auf den kombinierten abgetasteten Eingangsdaten und vorgeladenen Referenzdaten.
Techniques to increase a data throughput rate of a filter circuit by preloading selectable memory circuits of the filter circuit with reference data, sampling input data at an input of the filter circuit, combining the sampled input data with the preloaded reference data, and generating a filter output based on the combined sampled input data and preloaded reference data. |
---|