STEUERSCHALTUNG MIT EINEM ZWEIPUNKTREGLER ZUR REGELUNG EINES GETAKTETEN WANDLERS
Die Erfindung betrifft eine Steuerschaltung mit einem Zweipunktregler zur Regelung eines getakteten Wandlers und ein Verfahren zur Regelung eines getakteten Wandlers. Um über einen sehr großen Ausgangsspannungsbereich und einen sehr großen Ausgangsstrombereich ein Zero Voltage Switching und damit ei...
Gespeichert in:
Hauptverfasser: | , , , |
---|---|
Format: | Patent |
Sprache: | ger |
Schlagworte: | |
Online-Zugang: | Volltext bestellen |
Tags: |
Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
|
Zusammenfassung: | Die Erfindung betrifft eine Steuerschaltung mit einem Zweipunktregler zur Regelung eines getakteten Wandlers und ein Verfahren zur Regelung eines getakteten Wandlers. Um über einen sehr großen Ausgangsspannungsbereich und einen sehr großen Ausgangsstrombereich ein Zero Voltage Switching und damit eine hohe Effizienz der Wandlerschalter zu ermöglichen, wird vorgeschlagen, die untere Schaltschwelle des Wandlerschalters abhängig von Betriebsparametern des Wandlers festzulegen, und die obere Schaltschwelle abhängig von der gewünschten Wandlerleistung festzulegen. Dabei kann der Strom durch die Wandlerdrossel bei der unteren Schaltschwelle auch negative Werte annehmen.
The invention relates to a control circuit comprising a two-position controller for controlling a clocked converter having an upper threshold which characterises the switch-off time point of a first converter transistor of the clocked converter and a lower threshold which characterises the switch-off time point of a second converter transistor of the clocked converter. The lower threshold is set according to an output voltage or according to an output current of the clocked converter such that certain operating parameters of the clocked converter are met, and the upper threshold is set such that the output current of the clocked converter corresponds to a predefined output current of the clocked converter. The thresholds result from operating parameters of the clocked converter and from unavoidable delay times of real components, the lower threshold being defined by means of a current through a converter choke of the clocked converter, and the current through the converter choke being negative at the switching time point. The invention also relates to a method for controlling a clocked converter, comprising the steps: switching off a first converter transistor of the clocked converter at an upper threshold; switching off a second converter transistor of the clocked converter at a lower threshold; setting the lower threshold according to an output voltage or according to an output current of the clocked converter such that certain operating parameters of the clocked converter are met; and setting the upper threshold such that the output current of the clocked converter corresponds to a predefined output current of the clocked converter, the lower threshold and the upper threshold resulting from operating parameters of the clocked converter and from unavoidable delay times of real components, the l |
---|