Testschaltkreis
Offenbart wird ein Testschaltkreis und ein Prüfverfahren. Der Testschaltkreis umfasst: einen analogen Signalgenerator (5), welcher dazu konfiguriert ist, ein analoges Ausgangssignal (s5(t)) in Übereinstimmung mit einem Taktparameter zu erzeugen; einen Analog-Digital-Wandler (ADW) (7), welcher dazu k...
Gespeichert in:
Hauptverfasser: | , , |
---|---|
Format: | Patent |
Sprache: | ger |
Schlagworte: | |
Online-Zugang: | Volltext bestellen |
Tags: |
Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
|
Zusammenfassung: | Offenbart wird ein Testschaltkreis und ein Prüfverfahren. Der Testschaltkreis umfasst: einen analogen Signalgenerator (5), welcher dazu konfiguriert ist, ein analoges Ausgangssignal (s5(t)) in Übereinstimmung mit einem Taktparameter zu erzeugen; einen Analog-Digital-Wandler (ADW) (7), welcher dazu konfiguriert ist, das analoge Ausgangssignal zu empfangen und ein erstes digitales Ausgangssignal (s7(k)) in Abhängigkeit von dem analogen Signal (s1(t)) zu erzeugen; einen konfigurierbaren digitalen Signalgenerator (6), welcher dazu konfiguriert ist, zumindest ein zweites digitales Ausgangsignal (s6(k); s61(k), s62(k)) in Übereinstimmung mit dem Taktparameter zu erzeugen, wobei der digitale Signalgenerator (6) zusätzlich konfiguriert ist, zumindest ein Einstellungssignal (S83) zu empfangen und zumindest eines aus einem Offset und einer Amplitude des digitalen Signals (s6(k)) in Abhängigkeit von dem zumindest einen Einstellungssignal (S83) einzustellen; ein Evaluierungsschaltkreis (8), welcher dazu konfiguriert ist, das erste digitale Ausgangssignal (s7(k)) von dem ADW (7) und das zweite digitale Ausgangsignal (s6(k)) von dem digitalen Signalgenerator (6) zu empfangen, das erste digitale Ausgangsignal (s7(k)) und das zweite digitale Ausgangssignal (s6(k)) zu vergleichen und basierend auf diesem Vergleich zumindest einen Fehlerparameter des ADW (7) zu bestimmen.
A test circuit may include an analog signal generator having an output and configured to generate an analog output signal at the output in accordance with a timing parameter; an analog-to-digital converter (ADC) having an input connected to the output of the analog signal generator, and an output and configured to generate a first digital output signal dependent on the analog signal; and a configurable digital signal generator comprising an output and configured to generate a second digital output signal in accordance with the timing parameter at the output. |
---|