Duplex redundant system for use in e.g. microcontroller used with banking system, has comparator receiving two delayed output signatures and generating error signal with state based on comparison of output signatures
The system (100) has a signature generator (106) receiving a binary output signal from a master part (102) to generate an output signature. Another clock delay (114) receives the output signature and generates a delayed output signature. A checker part (104) receives a delayed input signal from a cl...
Gespeichert in:
Hauptverfasser: | , , , , , , , , , |
---|---|
Format: | Patent |
Sprache: | eng ; ger |
Schlagworte: | |
Online-Zugang: | Volltext bestellen |
Tags: |
Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
|
Zusammenfassung: | The system (100) has a signature generator (106) receiving a binary output signal from a master part (102) to generate an output signature. Another clock delay (114) receives the output signature and generates a delayed output signature. A checker part (104) receives a delayed input signal from a clock delay (112) to generate a delayed binary output signal that is received by another signature generator (108) to generate another delayed output signature. A comparator (110) receives the delayed signatures to generate an error signal with a state based on comparison of the delayed signatures. The comparator is a self-testing comparator (STC). The master part is a CPU. Independent claims are also included for the following: (1) a method for performing signature-based redundancy comparison (2) a system for performing signature-based redundancy comparison.
Ein System und ein Verfahren für einen signaturbasierten Redundanzvergleich sehen das Empfangen eines Eingangssignals durch ein Hauptteil und das Erzeugen eines binären Ausgangssignals durch das Hauptteil, das Erzeugen eines verzögerten Eingangssignals auf der Grundlage des Eingangssignals, das Erzeugen einer ersten Ausgangssignatur auf der Grundlage des binären Ausgangssignals, das Erzeugen einer verzögerten ersten Ausgangssignatur auf der Grundlage der ersten Ausgangssignatur, das Erzeugen eines verzögerten binären Ausgangssignals auf der Grundlage des verzögerten Eingangssignals, das Erzeugen einer verzögerten zweiten Ausgangssignatur durch ein Checker-Teil auf der Grundlage des verzögerten binären Ausgangssignals, das Vergleichen der verzögerten ersten Ausgangssignatur mit der verzögerten zweiten Ausgangssignatur und das Erzeugen eines Fehlersignals vor, wobei der Zustand des Fehlersignals auf dem Vergleich basiert. |
---|