HALBLEITERVORRICHTUNG

Eine Halbleitervorrichtung, aufweisend:ein Halbleitersubstrat (10) eines ersten Leitfähigkeitstyps mit einer Substratfläche (10a);eine Mehrzahl von Kanalbereichen (13) eines zweiten Leitfähigkeitstyps, die benachbart der Substratfläche (10a) angeordnet sind;eine Mehrzahl von ausgedünnten Bereichen (...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
Hauptverfasser: Kouno, Kenji, Tsuzuki, Yukio, Tanabe, Hiromitsu
Format: Patent
Sprache:ger
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
container_end_page
container_issue
container_start_page
container_title
container_volume
creator Kouno, Kenji
Tsuzuki, Yukio
Tanabe, Hiromitsu
description Eine Halbleitervorrichtung, aufweisend:ein Halbleitersubstrat (10) eines ersten Leitfähigkeitstyps mit einer Substratfläche (10a);eine Mehrzahl von Kanalbereichen (13) eines zweiten Leitfähigkeitstyps, die benachbart der Substratfläche (10a) angeordnet sind;eine Mehrzahl von ausgedünnten Bereichen (18) des zweiten Leitfähigkeitstyps, die benachbart der Substratfläche (10a) angeordnet sind, wobei die ausgedünnten Bereiche (18) und die Kanalbereiche (13) in einer Richtung parallel zur Substratfläche (10a) derart angeordnet sind, dass wenigstens einer der ausgedünnten Bereiche (18) zwischen benachbarten Kanalbereichen (13) angeordnet ist;einen Emitterbereich (14) des ersten Leitfähigkeitstyps, der an einem Oberflächenschichtabschnitt eines jeden der Kanalbereiche (13) angeordnet ist;eine Lochstoppschicht (19) des ersten Leitfähigkeitstyps, welche in jedem der ausgedünnten Bereiche (18) angeordnet ist, um den ausgedünnten Bereich (18) in einen ersten Teil (18a) benachbart der Substratfläche (10a) und einen zweiten Teil (18b) benachbart einem Boden des ausgedünnten Bereichs (18) zu unterteilen;eine Emitterelektrode (21) in Verbindung mit dem Emitterbereich (14) und dem ersten Teil (18a);eine Kollektorschicht (23), welche in dem Halbleitersubstrat (10) an einer Position getrennt von den Kanalbereichen (13) und den ausgedünnten Bereichen (18) angeordnet ist; undeine Kollektorelektrode (24) in elektrischer Verbindung mit der Kollektorschicht (23), wobeidie Lochstoppschicht (19) eine Flächendichte von gleich oder weniger als 4,0 × 1012cm-2hat,die Kollektorschicht (23) teilweise eine Kathodenschicht (27) des ersten Leitfähigkeitstyps liefert,das Halbleitersubstrat (10) einen IGBT-Abschnitt (25), der als ein IGBT-Element dient, und einen Diodenabschnitt (26), der als ein Diodenelement dient, in einer Richtung parallel zur Substratfläche (10a) aufweist, wobei der IGBT-Abschnitt (25) durch einen Abschnitt definiert ist, der die Kollektorschicht (23) mit Ausnahme der Kathodenschicht (27) enthält, und der Diodenabschnitt (26) durch einen Abschnitt definiert ist, der die Kathodenschicht (27) enthält, undeine Flächendichte des ersten Teils (18a) gleich oder kleiner als 3,5 × 1012cm-2ist. A semiconductor device has a first conductivity-type semiconductor substrate, second conductivity-type channel regions, and second conductivity-type thinning-out regions. The channel regions and the thinning-out regions are formed adjacent to a substrate surface of the semiconductor substr
format Patent
fullrecord <record><control><sourceid>epo_EVB</sourceid><recordid>TN_cdi_epo_espacenet_DE102012211544B4</recordid><sourceformat>XML</sourceformat><sourcesystem>PC</sourcesystem><sourcerecordid>DE102012211544B4</sourcerecordid><originalsourceid>FETCH-epo_espacenet_DE102012211544B43</originalsourceid><addsrcrecordid>eNrjZBD1cPRx8nH1DHENCvMPCvJ09ggJ9XPnYWBNS8wpTuWF0twMqm6uIc4euqkF-fGpxQWJyal5qSXxLq6GBkYGhkZGhoamJiZOJsbEqgMAphogow</addsrcrecordid><sourcetype>Open Access Repository</sourcetype><iscdi>true</iscdi><recordtype>patent</recordtype></control><display><type>patent</type><title>HALBLEITERVORRICHTUNG</title><source>esp@cenet</source><creator>Kouno, Kenji ; Tsuzuki, Yukio ; Tanabe, Hiromitsu</creator><creatorcontrib>Kouno, Kenji ; Tsuzuki, Yukio ; Tanabe, Hiromitsu</creatorcontrib><description>Eine Halbleitervorrichtung, aufweisend:ein Halbleitersubstrat (10) eines ersten Leitfähigkeitstyps mit einer Substratfläche (10a);eine Mehrzahl von Kanalbereichen (13) eines zweiten Leitfähigkeitstyps, die benachbart der Substratfläche (10a) angeordnet sind;eine Mehrzahl von ausgedünnten Bereichen (18) des zweiten Leitfähigkeitstyps, die benachbart der Substratfläche (10a) angeordnet sind, wobei die ausgedünnten Bereiche (18) und die Kanalbereiche (13) in einer Richtung parallel zur Substratfläche (10a) derart angeordnet sind, dass wenigstens einer der ausgedünnten Bereiche (18) zwischen benachbarten Kanalbereichen (13) angeordnet ist;einen Emitterbereich (14) des ersten Leitfähigkeitstyps, der an einem Oberflächenschichtabschnitt eines jeden der Kanalbereiche (13) angeordnet ist;eine Lochstoppschicht (19) des ersten Leitfähigkeitstyps, welche in jedem der ausgedünnten Bereiche (18) angeordnet ist, um den ausgedünnten Bereich (18) in einen ersten Teil (18a) benachbart der Substratfläche (10a) und einen zweiten Teil (18b) benachbart einem Boden des ausgedünnten Bereichs (18) zu unterteilen;eine Emitterelektrode (21) in Verbindung mit dem Emitterbereich (14) und dem ersten Teil (18a);eine Kollektorschicht (23), welche in dem Halbleitersubstrat (10) an einer Position getrennt von den Kanalbereichen (13) und den ausgedünnten Bereichen (18) angeordnet ist; undeine Kollektorelektrode (24) in elektrischer Verbindung mit der Kollektorschicht (23), wobeidie Lochstoppschicht (19) eine Flächendichte von gleich oder weniger als 4,0 × 1012cm-2hat,die Kollektorschicht (23) teilweise eine Kathodenschicht (27) des ersten Leitfähigkeitstyps liefert,das Halbleitersubstrat (10) einen IGBT-Abschnitt (25), der als ein IGBT-Element dient, und einen Diodenabschnitt (26), der als ein Diodenelement dient, in einer Richtung parallel zur Substratfläche (10a) aufweist, wobei der IGBT-Abschnitt (25) durch einen Abschnitt definiert ist, der die Kollektorschicht (23) mit Ausnahme der Kathodenschicht (27) enthält, und der Diodenabschnitt (26) durch einen Abschnitt definiert ist, der die Kathodenschicht (27) enthält, undeine Flächendichte des ersten Teils (18a) gleich oder kleiner als 3,5 × 1012cm-2ist. A semiconductor device has a first conductivity-type semiconductor substrate, second conductivity-type channel regions, and second conductivity-type thinning-out regions. The channel regions and the thinning-out regions are formed adjacent to a substrate surface of the semiconductor substrate. Further, a hole stopper layer is formed in each of the thinning-out regions to divide the thinning-out region into a first part adjacent to the substrate surface and a second part adjacent to a bottom of the thinning-out region. The hole stopper layer has an area density of equal to or less than 4.0×1012 cm−2 to permit a depletion layer to punch through the hole stopper layer, thereby to restrict breakdown properties from being decreased.</description><language>ger</language><subject>BASIC ELECTRIC ELEMENTS ; ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR ; ELECTRICITY ; SEMICONDUCTOR DEVICES</subject><creationdate>2024</creationdate><oa>free_for_read</oa><woscitedreferencessubscribed>false</woscitedreferencessubscribed></display><links><openurl>$$Topenurl_article</openurl><openurlfulltext>$$Topenurlfull_article</openurlfulltext><thumbnail>$$Tsyndetics_thumb_exl</thumbnail><linktohtml>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20241205&amp;DB=EPODOC&amp;CC=DE&amp;NR=102012211544B4$$EHTML$$P50$$Gepo$$Hfree_for_read</linktohtml><link.rule.ids>230,308,780,885,25564,76547</link.rule.ids><linktorsrc>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20241205&amp;DB=EPODOC&amp;CC=DE&amp;NR=102012211544B4$$EView_record_in_European_Patent_Office$$FView_record_in_$$GEuropean_Patent_Office$$Hfree_for_read</linktorsrc></links><search><creatorcontrib>Kouno, Kenji</creatorcontrib><creatorcontrib>Tsuzuki, Yukio</creatorcontrib><creatorcontrib>Tanabe, Hiromitsu</creatorcontrib><title>HALBLEITERVORRICHTUNG</title><description>Eine Halbleitervorrichtung, aufweisend:ein Halbleitersubstrat (10) eines ersten Leitfähigkeitstyps mit einer Substratfläche (10a);eine Mehrzahl von Kanalbereichen (13) eines zweiten Leitfähigkeitstyps, die benachbart der Substratfläche (10a) angeordnet sind;eine Mehrzahl von ausgedünnten Bereichen (18) des zweiten Leitfähigkeitstyps, die benachbart der Substratfläche (10a) angeordnet sind, wobei die ausgedünnten Bereiche (18) und die Kanalbereiche (13) in einer Richtung parallel zur Substratfläche (10a) derart angeordnet sind, dass wenigstens einer der ausgedünnten Bereiche (18) zwischen benachbarten Kanalbereichen (13) angeordnet ist;einen Emitterbereich (14) des ersten Leitfähigkeitstyps, der an einem Oberflächenschichtabschnitt eines jeden der Kanalbereiche (13) angeordnet ist;eine Lochstoppschicht (19) des ersten Leitfähigkeitstyps, welche in jedem der ausgedünnten Bereiche (18) angeordnet ist, um den ausgedünnten Bereich (18) in einen ersten Teil (18a) benachbart der Substratfläche (10a) und einen zweiten Teil (18b) benachbart einem Boden des ausgedünnten Bereichs (18) zu unterteilen;eine Emitterelektrode (21) in Verbindung mit dem Emitterbereich (14) und dem ersten Teil (18a);eine Kollektorschicht (23), welche in dem Halbleitersubstrat (10) an einer Position getrennt von den Kanalbereichen (13) und den ausgedünnten Bereichen (18) angeordnet ist; undeine Kollektorelektrode (24) in elektrischer Verbindung mit der Kollektorschicht (23), wobeidie Lochstoppschicht (19) eine Flächendichte von gleich oder weniger als 4,0 × 1012cm-2hat,die Kollektorschicht (23) teilweise eine Kathodenschicht (27) des ersten Leitfähigkeitstyps liefert,das Halbleitersubstrat (10) einen IGBT-Abschnitt (25), der als ein IGBT-Element dient, und einen Diodenabschnitt (26), der als ein Diodenelement dient, in einer Richtung parallel zur Substratfläche (10a) aufweist, wobei der IGBT-Abschnitt (25) durch einen Abschnitt definiert ist, der die Kollektorschicht (23) mit Ausnahme der Kathodenschicht (27) enthält, und der Diodenabschnitt (26) durch einen Abschnitt definiert ist, der die Kathodenschicht (27) enthält, undeine Flächendichte des ersten Teils (18a) gleich oder kleiner als 3,5 × 1012cm-2ist. A semiconductor device has a first conductivity-type semiconductor substrate, second conductivity-type channel regions, and second conductivity-type thinning-out regions. The channel regions and the thinning-out regions are formed adjacent to a substrate surface of the semiconductor substrate. Further, a hole stopper layer is formed in each of the thinning-out regions to divide the thinning-out region into a first part adjacent to the substrate surface and a second part adjacent to a bottom of the thinning-out region. The hole stopper layer has an area density of equal to or less than 4.0×1012 cm−2 to permit a depletion layer to punch through the hole stopper layer, thereby to restrict breakdown properties from being decreased.</description><subject>BASIC ELECTRIC ELEMENTS</subject><subject>ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR</subject><subject>ELECTRICITY</subject><subject>SEMICONDUCTOR DEVICES</subject><fulltext>true</fulltext><rsrctype>patent</rsrctype><creationdate>2024</creationdate><recordtype>patent</recordtype><sourceid>EVB</sourceid><recordid>eNrjZBD1cPRx8nH1DHENCvMPCvJ09ggJ9XPnYWBNS8wpTuWF0twMqm6uIc4euqkF-fGpxQWJyal5qSXxLq6GBkYGhkZGhoamJiZOJsbEqgMAphogow</recordid><startdate>20241205</startdate><enddate>20241205</enddate><creator>Kouno, Kenji</creator><creator>Tsuzuki, Yukio</creator><creator>Tanabe, Hiromitsu</creator><scope>EVB</scope></search><sort><creationdate>20241205</creationdate><title>HALBLEITERVORRICHTUNG</title><author>Kouno, Kenji ; Tsuzuki, Yukio ; Tanabe, Hiromitsu</author></sort><facets><frbrtype>5</frbrtype><frbrgroupid>cdi_FETCH-epo_espacenet_DE102012211544B43</frbrgroupid><rsrctype>patents</rsrctype><prefilter>patents</prefilter><language>ger</language><creationdate>2024</creationdate><topic>BASIC ELECTRIC ELEMENTS</topic><topic>ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR</topic><topic>ELECTRICITY</topic><topic>SEMICONDUCTOR DEVICES</topic><toplevel>online_resources</toplevel><creatorcontrib>Kouno, Kenji</creatorcontrib><creatorcontrib>Tsuzuki, Yukio</creatorcontrib><creatorcontrib>Tanabe, Hiromitsu</creatorcontrib><collection>esp@cenet</collection></facets><delivery><delcategory>Remote Search Resource</delcategory><fulltext>fulltext_linktorsrc</fulltext></delivery><addata><au>Kouno, Kenji</au><au>Tsuzuki, Yukio</au><au>Tanabe, Hiromitsu</au><format>patent</format><genre>patent</genre><ristype>GEN</ristype><title>HALBLEITERVORRICHTUNG</title><date>2024-12-05</date><risdate>2024</risdate><abstract>Eine Halbleitervorrichtung, aufweisend:ein Halbleitersubstrat (10) eines ersten Leitfähigkeitstyps mit einer Substratfläche (10a);eine Mehrzahl von Kanalbereichen (13) eines zweiten Leitfähigkeitstyps, die benachbart der Substratfläche (10a) angeordnet sind;eine Mehrzahl von ausgedünnten Bereichen (18) des zweiten Leitfähigkeitstyps, die benachbart der Substratfläche (10a) angeordnet sind, wobei die ausgedünnten Bereiche (18) und die Kanalbereiche (13) in einer Richtung parallel zur Substratfläche (10a) derart angeordnet sind, dass wenigstens einer der ausgedünnten Bereiche (18) zwischen benachbarten Kanalbereichen (13) angeordnet ist;einen Emitterbereich (14) des ersten Leitfähigkeitstyps, der an einem Oberflächenschichtabschnitt eines jeden der Kanalbereiche (13) angeordnet ist;eine Lochstoppschicht (19) des ersten Leitfähigkeitstyps, welche in jedem der ausgedünnten Bereiche (18) angeordnet ist, um den ausgedünnten Bereich (18) in einen ersten Teil (18a) benachbart der Substratfläche (10a) und einen zweiten Teil (18b) benachbart einem Boden des ausgedünnten Bereichs (18) zu unterteilen;eine Emitterelektrode (21) in Verbindung mit dem Emitterbereich (14) und dem ersten Teil (18a);eine Kollektorschicht (23), welche in dem Halbleitersubstrat (10) an einer Position getrennt von den Kanalbereichen (13) und den ausgedünnten Bereichen (18) angeordnet ist; undeine Kollektorelektrode (24) in elektrischer Verbindung mit der Kollektorschicht (23), wobeidie Lochstoppschicht (19) eine Flächendichte von gleich oder weniger als 4,0 × 1012cm-2hat,die Kollektorschicht (23) teilweise eine Kathodenschicht (27) des ersten Leitfähigkeitstyps liefert,das Halbleitersubstrat (10) einen IGBT-Abschnitt (25), der als ein IGBT-Element dient, und einen Diodenabschnitt (26), der als ein Diodenelement dient, in einer Richtung parallel zur Substratfläche (10a) aufweist, wobei der IGBT-Abschnitt (25) durch einen Abschnitt definiert ist, der die Kollektorschicht (23) mit Ausnahme der Kathodenschicht (27) enthält, und der Diodenabschnitt (26) durch einen Abschnitt definiert ist, der die Kathodenschicht (27) enthält, undeine Flächendichte des ersten Teils (18a) gleich oder kleiner als 3,5 × 1012cm-2ist. A semiconductor device has a first conductivity-type semiconductor substrate, second conductivity-type channel regions, and second conductivity-type thinning-out regions. The channel regions and the thinning-out regions are formed adjacent to a substrate surface of the semiconductor substrate. Further, a hole stopper layer is formed in each of the thinning-out regions to divide the thinning-out region into a first part adjacent to the substrate surface and a second part adjacent to a bottom of the thinning-out region. The hole stopper layer has an area density of equal to or less than 4.0×1012 cm−2 to permit a depletion layer to punch through the hole stopper layer, thereby to restrict breakdown properties from being decreased.</abstract><oa>free_for_read</oa></addata></record>
fulltext fulltext_linktorsrc
identifier
ispartof
issn
language ger
recordid cdi_epo_espacenet_DE102012211544B4
source esp@cenet
subjects BASIC ELECTRIC ELEMENTS
ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR
ELECTRICITY
SEMICONDUCTOR DEVICES
title HALBLEITERVORRICHTUNG
url https://sfx.bib-bvb.de/sfx_tum?ctx_ver=Z39.88-2004&ctx_enc=info:ofi/enc:UTF-8&ctx_tim=2025-01-04T14%3A37%3A04IST&url_ver=Z39.88-2004&url_ctx_fmt=infofi/fmt:kev:mtx:ctx&rfr_id=info:sid/primo.exlibrisgroup.com:primo3-Article-epo_EVB&rft_val_fmt=info:ofi/fmt:kev:mtx:patent&rft.genre=patent&rft.au=Kouno,%20Kenji&rft.date=2024-12-05&rft_id=info:doi/&rft_dat=%3Cepo_EVB%3EDE102012211544B4%3C/epo_EVB%3E%3Curl%3E%3C/url%3E&disable_directlink=true&sfx.directlink=off&sfx.report_link=0&rft_id=info:oai/&rft_id=info:pmid/&rfr_iscdi=true