Anordnung und Verfahren zur Multi-Kanal-Synchronisierung
Anordnung (10) zur Multi-Kanal-Synchronisierung, bei der ein Mikrocontroller (2) zumindest über eine Schnittstelle (3) mit mehreren Transceiver (11, 19, 20, 21) in Verbindung steht, von denen aus jeweils mehrere Kommunikationsleitungen (8) als Kommunikationskanäle weitergeführt sind, wobei in der An...
Gespeichert in:
Hauptverfasser: | , |
---|---|
Format: | Patent |
Sprache: | ger |
Schlagworte: | |
Online-Zugang: | Volltext bestellen |
Tags: |
Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
|
Zusammenfassung: | Anordnung (10) zur Multi-Kanal-Synchronisierung, bei der ein Mikrocontroller (2) zumindest über eine Schnittstelle (3) mit mehreren Transceiver (11, 19, 20, 21) in Verbindung steht, von denen aus jeweils mehrere Kommunikationsleitungen (8) als Kommunikationskanäle weitergeführt sind, wobei in der Anordnung (10) zur Taktverteilung ein Transceiver (11) als Taktgeber ausgebildet ist, dem mehrere Transceiver (19, 20, 21), die als Taktempfänger ausgebildet sind, über eine erste Ausgangsleitung (13) mit Signal CLK_OUT nachgeschaltet sind, wobei dem Taktgeber (11) über eine zweite Ausgangsleitung mit Signal XTAL_OUT (9) und über eine Eingangsleitung mit Signal XTAL_IN (28) ein externer Quarz-Resonator (12) zugeordnet ist, der mit inneren Schaltungen im Schaltkreis des Taktgebers (11) einen Quarz-Oszillator mit einer langzeitstabilen hochgenauen Frequenz im unteren Frequenzbereich ( |
---|