Phasenänderungsspeicherbauelement
Die Erfindung bezieht sich auf ein Phasenänderungsspeicherbauelement mit einem Speicherfeld (410), das eine Mehrzahl von Speicherzellen (10) beinhaltet. DOLLAR A Ein erfindungsgemäßes Phasenänderungsspeicherbauelement beinhaltet eine Schreib-Boostschaltung (PUMPW), die in einem ersten Betriebsmodus...
Gespeichert in:
Hauptverfasser: | , , , |
---|---|
Format: | Patent |
Sprache: | ger |
Schlagworte: | |
Online-Zugang: | Volltext bestellen |
Tags: |
Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
|
container_end_page | |
---|---|
container_issue | |
container_start_page | |
container_title | |
container_volume | |
creator | KWAK, CHOONG-KEUN CHO, WOO-YEONG KANG, SANG-BEOM KIM, DU-EUNG |
description | Die Erfindung bezieht sich auf ein Phasenänderungsspeicherbauelement mit einem Speicherfeld (410), das eine Mehrzahl von Speicherzellen (10) beinhaltet. DOLLAR A Ein erfindungsgemäßes Phasenänderungsspeicherbauelement beinhaltet eine Schreib-Boostschaltung (PUMPW), die in einem ersten Betriebsmodus eine erste Spannung (VCC) anhebt und eine erste Steuerspannung (VPP1) in Reaktion auf ein Steuersignal (WEN) abgibt und in einem zweiten und dritten Betriebsmodus die erste Spannung anhebt und eine zweite Steuerspannung (VVP2) in Reaktion auf das Steuersignal abgibt. Ein Schreibtreiber (WD) wird im ersten Betriebsmodus durch die erste Steuerspannung angesteuert und schreibt Daten in eine ausgewählte Speicherzelle des Speicherfeldes. DOLLAR A Verwendung in der Technologie von elektronischen Speichern mit Phasenänderungsmaterial.
A phase change memory device of one aspect includes a memory array including a plurality of phase change memory cells, a write boosting circuit, and a write driver. The write boosting circuit boosts a first voltage and outputs a first control voltage in response to a control signal in a first operation mode, and boosts the first voltage and outputs a second control voltage in response to the control signal in a second operation mode and a third operation mode. The write driver is driven by the first control voltage in the first operation mode and writes data to a selected memory cell of the memory array. |
format | Patent |
fullrecord | <record><control><sourceid>epo_EVB</sourceid><recordid>TN_cdi_epo_espacenet_DE102006033389A1</recordid><sourceformat>XML</sourceformat><sourcesystem>PC</sourcesystem><sourcerecordid>DE102006033389A1</sourcerecordid><originalsourceid>FETCH-epo_espacenet_DE102006033389A13</originalsourceid><addsrcrecordid>eNrjZFAKyEgsTs07vCQvJbWoNC-9uLggNTM5I7UoKbE0NSc1NzWvhIeBNS0xpziVF0pzM6i6uYY4e-imFuTHpxYXJCan5qWWxLu4GhoYGRiYGRgbG1tYOhoaE6sOAJjIKSo</addsrcrecordid><sourcetype>Open Access Repository</sourcetype><iscdi>true</iscdi><recordtype>patent</recordtype></control><display><type>patent</type><title>Phasenänderungsspeicherbauelement</title><source>esp@cenet</source><creator>KWAK, CHOONG-KEUN ; CHO, WOO-YEONG ; KANG, SANG-BEOM ; KIM, DU-EUNG</creator><creatorcontrib>KWAK, CHOONG-KEUN ; CHO, WOO-YEONG ; KANG, SANG-BEOM ; KIM, DU-EUNG</creatorcontrib><description>Die Erfindung bezieht sich auf ein Phasenänderungsspeicherbauelement mit einem Speicherfeld (410), das eine Mehrzahl von Speicherzellen (10) beinhaltet. DOLLAR A Ein erfindungsgemäßes Phasenänderungsspeicherbauelement beinhaltet eine Schreib-Boostschaltung (PUMPW), die in einem ersten Betriebsmodus eine erste Spannung (VCC) anhebt und eine erste Steuerspannung (VPP1) in Reaktion auf ein Steuersignal (WEN) abgibt und in einem zweiten und dritten Betriebsmodus die erste Spannung anhebt und eine zweite Steuerspannung (VVP2) in Reaktion auf das Steuersignal abgibt. Ein Schreibtreiber (WD) wird im ersten Betriebsmodus durch die erste Steuerspannung angesteuert und schreibt Daten in eine ausgewählte Speicherzelle des Speicherfeldes. DOLLAR A Verwendung in der Technologie von elektronischen Speichern mit Phasenänderungsmaterial.
A phase change memory device of one aspect includes a memory array including a plurality of phase change memory cells, a write boosting circuit, and a write driver. The write boosting circuit boosts a first voltage and outputs a first control voltage in response to a control signal in a first operation mode, and boosts the first voltage and outputs a second control voltage in response to the control signal in a second operation mode and a third operation mode. The write driver is driven by the first control voltage in the first operation mode and writes data to a selected memory cell of the memory array.</description><language>ger</language><subject>INFORMATION STORAGE ; PHYSICS ; STATIC STORES</subject><creationdate>2007</creationdate><oa>free_for_read</oa><woscitedreferencessubscribed>false</woscitedreferencessubscribed></display><links><openurl>$$Topenurl_article</openurl><openurlfulltext>$$Topenurlfull_article</openurlfulltext><thumbnail>$$Tsyndetics_thumb_exl</thumbnail><linktohtml>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&date=20070412&DB=EPODOC&CC=DE&NR=102006033389A1$$EHTML$$P50$$Gepo$$Hfree_for_read</linktohtml><link.rule.ids>230,309,781,886,25568,76551</link.rule.ids><linktorsrc>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&date=20070412&DB=EPODOC&CC=DE&NR=102006033389A1$$EView_record_in_European_Patent_Office$$FView_record_in_$$GEuropean_Patent_Office$$Hfree_for_read</linktorsrc></links><search><creatorcontrib>KWAK, CHOONG-KEUN</creatorcontrib><creatorcontrib>CHO, WOO-YEONG</creatorcontrib><creatorcontrib>KANG, SANG-BEOM</creatorcontrib><creatorcontrib>KIM, DU-EUNG</creatorcontrib><title>Phasenänderungsspeicherbauelement</title><description>Die Erfindung bezieht sich auf ein Phasenänderungsspeicherbauelement mit einem Speicherfeld (410), das eine Mehrzahl von Speicherzellen (10) beinhaltet. DOLLAR A Ein erfindungsgemäßes Phasenänderungsspeicherbauelement beinhaltet eine Schreib-Boostschaltung (PUMPW), die in einem ersten Betriebsmodus eine erste Spannung (VCC) anhebt und eine erste Steuerspannung (VPP1) in Reaktion auf ein Steuersignal (WEN) abgibt und in einem zweiten und dritten Betriebsmodus die erste Spannung anhebt und eine zweite Steuerspannung (VVP2) in Reaktion auf das Steuersignal abgibt. Ein Schreibtreiber (WD) wird im ersten Betriebsmodus durch die erste Steuerspannung angesteuert und schreibt Daten in eine ausgewählte Speicherzelle des Speicherfeldes. DOLLAR A Verwendung in der Technologie von elektronischen Speichern mit Phasenänderungsmaterial.
A phase change memory device of one aspect includes a memory array including a plurality of phase change memory cells, a write boosting circuit, and a write driver. The write boosting circuit boosts a first voltage and outputs a first control voltage in response to a control signal in a first operation mode, and boosts the first voltage and outputs a second control voltage in response to the control signal in a second operation mode and a third operation mode. The write driver is driven by the first control voltage in the first operation mode and writes data to a selected memory cell of the memory array.</description><subject>INFORMATION STORAGE</subject><subject>PHYSICS</subject><subject>STATIC STORES</subject><fulltext>true</fulltext><rsrctype>patent</rsrctype><creationdate>2007</creationdate><recordtype>patent</recordtype><sourceid>EVB</sourceid><recordid>eNrjZFAKyEgsTs07vCQvJbWoNC-9uLggNTM5I7UoKbE0NSc1NzWvhIeBNS0xpziVF0pzM6i6uYY4e-imFuTHpxYXJCan5qWWxLu4GhoYGRiYGRgbG1tYOhoaE6sOAJjIKSo</recordid><startdate>20070412</startdate><enddate>20070412</enddate><creator>KWAK, CHOONG-KEUN</creator><creator>CHO, WOO-YEONG</creator><creator>KANG, SANG-BEOM</creator><creator>KIM, DU-EUNG</creator><scope>EVB</scope></search><sort><creationdate>20070412</creationdate><title>Phasenänderungsspeicherbauelement</title><author>KWAK, CHOONG-KEUN ; CHO, WOO-YEONG ; KANG, SANG-BEOM ; KIM, DU-EUNG</author></sort><facets><frbrtype>5</frbrtype><frbrgroupid>cdi_FETCH-epo_espacenet_DE102006033389A13</frbrgroupid><rsrctype>patents</rsrctype><prefilter>patents</prefilter><language>ger</language><creationdate>2007</creationdate><topic>INFORMATION STORAGE</topic><topic>PHYSICS</topic><topic>STATIC STORES</topic><toplevel>online_resources</toplevel><creatorcontrib>KWAK, CHOONG-KEUN</creatorcontrib><creatorcontrib>CHO, WOO-YEONG</creatorcontrib><creatorcontrib>KANG, SANG-BEOM</creatorcontrib><creatorcontrib>KIM, DU-EUNG</creatorcontrib><collection>esp@cenet</collection></facets><delivery><delcategory>Remote Search Resource</delcategory><fulltext>fulltext_linktorsrc</fulltext></delivery><addata><au>KWAK, CHOONG-KEUN</au><au>CHO, WOO-YEONG</au><au>KANG, SANG-BEOM</au><au>KIM, DU-EUNG</au><format>patent</format><genre>patent</genre><ristype>GEN</ristype><title>Phasenänderungsspeicherbauelement</title><date>2007-04-12</date><risdate>2007</risdate><abstract>Die Erfindung bezieht sich auf ein Phasenänderungsspeicherbauelement mit einem Speicherfeld (410), das eine Mehrzahl von Speicherzellen (10) beinhaltet. DOLLAR A Ein erfindungsgemäßes Phasenänderungsspeicherbauelement beinhaltet eine Schreib-Boostschaltung (PUMPW), die in einem ersten Betriebsmodus eine erste Spannung (VCC) anhebt und eine erste Steuerspannung (VPP1) in Reaktion auf ein Steuersignal (WEN) abgibt und in einem zweiten und dritten Betriebsmodus die erste Spannung anhebt und eine zweite Steuerspannung (VVP2) in Reaktion auf das Steuersignal abgibt. Ein Schreibtreiber (WD) wird im ersten Betriebsmodus durch die erste Steuerspannung angesteuert und schreibt Daten in eine ausgewählte Speicherzelle des Speicherfeldes. DOLLAR A Verwendung in der Technologie von elektronischen Speichern mit Phasenänderungsmaterial.
A phase change memory device of one aspect includes a memory array including a plurality of phase change memory cells, a write boosting circuit, and a write driver. The write boosting circuit boosts a first voltage and outputs a first control voltage in response to a control signal in a first operation mode, and boosts the first voltage and outputs a second control voltage in response to the control signal in a second operation mode and a third operation mode. The write driver is driven by the first control voltage in the first operation mode and writes data to a selected memory cell of the memory array.</abstract><oa>free_for_read</oa></addata></record> |
fulltext | fulltext_linktorsrc |
identifier | |
ispartof | |
issn | |
language | ger |
recordid | cdi_epo_espacenet_DE102006033389A1 |
source | esp@cenet |
subjects | INFORMATION STORAGE PHYSICS STATIC STORES |
title | Phasenänderungsspeicherbauelement |
url | https://sfx.bib-bvb.de/sfx_tum?ctx_ver=Z39.88-2004&ctx_enc=info:ofi/enc:UTF-8&ctx_tim=2024-12-16T19%3A51%3A35IST&url_ver=Z39.88-2004&url_ctx_fmt=infofi/fmt:kev:mtx:ctx&rfr_id=info:sid/primo.exlibrisgroup.com:primo3-Article-epo_EVB&rft_val_fmt=info:ofi/fmt:kev:mtx:patent&rft.genre=patent&rft.au=KWAK,%20CHOONG-KEUN&rft.date=2007-04-12&rft_id=info:doi/&rft_dat=%3Cepo_EVB%3EDE102006033389A1%3C/epo_EVB%3E%3Curl%3E%3C/url%3E&disable_directlink=true&sfx.directlink=off&sfx.report_link=0&rft_id=info:oai/&rft_id=info:pmid/&rfr_iscdi=true |