Nicht-flüchtiges Speicherelement und Verfahren zur Programmierüberprüfung in einem nicht-flüchtigen Speicherelement
Nicht-flüchtiges Speicherelement (1000), aufweisend: einen Seitenpuffer-Schaltkreis (1600) mit einer Mehrzahl von Seitenpuffer-Gruppen (PBG0-PBGy), wobei jede Seitenpuffer-Gruppe (PBG0-PBGy) eine Mehrzahl von Seitenpuffern (PB0-PB7) aufweist; eine Mehrzahl von Daten-Ausgangsleitungen (LDOL0-LDOLy),...
Gespeichert in:
Hauptverfasser: | , |
---|---|
Format: | Patent |
Sprache: | ger |
Schlagworte: | |
Online-Zugang: | Volltext bestellen |
Tags: |
Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
|
container_end_page | |
---|---|
container_issue | |
container_start_page | |
container_title | |
container_volume | |
creator | Lee, Jin-Yub Lee, Chul-Ho |
description | Nicht-flüchtiges Speicherelement (1000), aufweisend: einen Seitenpuffer-Schaltkreis (1600) mit einer Mehrzahl von Seitenpuffer-Gruppen (PBG0-PBGy), wobei jede Seitenpuffer-Gruppe (PBG0-PBGy) eine Mehrzahl von Seitenpuffern (PB0-PB7) aufweist; eine Mehrzahl von Daten-Ausgangsleitungen (LDOL0-LDOLy), wobei jede Daten-Ausgangsleitung (LDOL0-LDOLy) mit den Seitenpuffern (PB0-P67) in einer zugehörigen Seitenpuffer-Gruppe (PBG0-PBGy) gekoppelt ist; und eine Steuer-Schaltkreisanordnung (1400) zum Steuern des Seitenpuffer-Schaltkreises (1600), sodass Daten von mehr als einem der Seitenpuffer (PB0-PB7) in jeder Seitenpuffer-Gruppe (PBG0-PBGy) zeitgleich auf einer zugehörigen Daten-Ausgangsleitung (LDOL0-LDOLy) in Abhängigkeit von einem Betriebsmodus darstellbar sind, dadurch gekennzeichnet, dass die Steuer-Schaltkreisanordnung (1400) einen Decodierschaltkreis (1500) zum zeitgleichen Aktivieren aller oder einiger der Seitenpuffer (PB0-PB7) in jeder Seitenpuffer-Gruppe (PBG0-PBGy) nach Maßgabe einer ersten Spaltenadresse (CA) in Abhängigkeit von dem Betriebsmodus aufweist.
The memory (1000) has multiple data output lines each of which is connected to the page buffers in a corresponding page buffer group. A control circuit controls the page buffer circuit so that the data from the page buffers in each buffer group, is simultaneously represented on a corresponding data output line based on an operation mode. An independent claim is also included for program verification method in non-volatile memory. |
format | Patent |
fullrecord | <record><control><sourceid>epo_EVB</sourceid><recordid>TN_cdi_epo_espacenet_DE102005063166B4</recordid><sourceformat>XML</sourceformat><sourcesystem>PC</sourcesystem><sourcerecordid>DE102005063166B4</sourcerecordid><originalsourceid>FETCH-epo_espacenet_DE102005063166B43</originalsourceid><addsrcrecordid>eNqNzMEKgkAUhWE3LaJ6h7tpKYxZPkBltIqgaCuTndEB5zpclaBnc-eL5aKVq1YfHA7_PHhfbF62oamGftQWaOjmMW4QVHDgljp-0QNidClg-nRCV6kL0c5ZyNA_IX7EdFyQZYJlOOJJlafVZTAzumqw-rkI1qf0fjiH8HWGxuscjDY7ppHaKLVTSRwlyX4b__v7AgctS4M</addsrcrecordid><sourcetype>Open Access Repository</sourcetype><iscdi>true</iscdi><recordtype>patent</recordtype></control><display><type>patent</type><title>Nicht-flüchtiges Speicherelement und Verfahren zur Programmierüberprüfung in einem nicht-flüchtigen Speicherelement</title><source>esp@cenet</source><creator>Lee, Jin-Yub ; Lee, Chul-Ho</creator><creatorcontrib>Lee, Jin-Yub ; Lee, Chul-Ho</creatorcontrib><description>Nicht-flüchtiges Speicherelement (1000), aufweisend: einen Seitenpuffer-Schaltkreis (1600) mit einer Mehrzahl von Seitenpuffer-Gruppen (PBG0-PBGy), wobei jede Seitenpuffer-Gruppe (PBG0-PBGy) eine Mehrzahl von Seitenpuffern (PB0-PB7) aufweist; eine Mehrzahl von Daten-Ausgangsleitungen (LDOL0-LDOLy), wobei jede Daten-Ausgangsleitung (LDOL0-LDOLy) mit den Seitenpuffern (PB0-P67) in einer zugehörigen Seitenpuffer-Gruppe (PBG0-PBGy) gekoppelt ist; und eine Steuer-Schaltkreisanordnung (1400) zum Steuern des Seitenpuffer-Schaltkreises (1600), sodass Daten von mehr als einem der Seitenpuffer (PB0-PB7) in jeder Seitenpuffer-Gruppe (PBG0-PBGy) zeitgleich auf einer zugehörigen Daten-Ausgangsleitung (LDOL0-LDOLy) in Abhängigkeit von einem Betriebsmodus darstellbar sind, dadurch gekennzeichnet, dass die Steuer-Schaltkreisanordnung (1400) einen Decodierschaltkreis (1500) zum zeitgleichen Aktivieren aller oder einiger der Seitenpuffer (PB0-PB7) in jeder Seitenpuffer-Gruppe (PBG0-PBGy) nach Maßgabe einer ersten Spaltenadresse (CA) in Abhängigkeit von dem Betriebsmodus aufweist.
The memory (1000) has multiple data output lines each of which is connected to the page buffers in a corresponding page buffer group. A control circuit controls the page buffer circuit so that the data from the page buffers in each buffer group, is simultaneously represented on a corresponding data output line based on an operation mode. An independent claim is also included for program verification method in non-volatile memory.</description><language>ger</language><subject>ELECTRICITY ; INFORMATION STORAGE ; PHYSICS ; STATIC STORES</subject><creationdate>2017</creationdate><oa>free_for_read</oa><woscitedreferencessubscribed>false</woscitedreferencessubscribed></display><links><openurl>$$Topenurl_article</openurl><openurlfulltext>$$Topenurlfull_article</openurlfulltext><thumbnail>$$Tsyndetics_thumb_exl</thumbnail><linktohtml>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&date=20170406&DB=EPODOC&CC=DE&NR=102005063166B4$$EHTML$$P50$$Gepo$$Hfree_for_read</linktohtml><link.rule.ids>230,308,780,885,25562,76317</link.rule.ids><linktorsrc>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&date=20170406&DB=EPODOC&CC=DE&NR=102005063166B4$$EView_record_in_European_Patent_Office$$FView_record_in_$$GEuropean_Patent_Office$$Hfree_for_read</linktorsrc></links><search><creatorcontrib>Lee, Jin-Yub</creatorcontrib><creatorcontrib>Lee, Chul-Ho</creatorcontrib><title>Nicht-flüchtiges Speicherelement und Verfahren zur Programmierüberprüfung in einem nicht-flüchtigen Speicherelement</title><description>Nicht-flüchtiges Speicherelement (1000), aufweisend: einen Seitenpuffer-Schaltkreis (1600) mit einer Mehrzahl von Seitenpuffer-Gruppen (PBG0-PBGy), wobei jede Seitenpuffer-Gruppe (PBG0-PBGy) eine Mehrzahl von Seitenpuffern (PB0-PB7) aufweist; eine Mehrzahl von Daten-Ausgangsleitungen (LDOL0-LDOLy), wobei jede Daten-Ausgangsleitung (LDOL0-LDOLy) mit den Seitenpuffern (PB0-P67) in einer zugehörigen Seitenpuffer-Gruppe (PBG0-PBGy) gekoppelt ist; und eine Steuer-Schaltkreisanordnung (1400) zum Steuern des Seitenpuffer-Schaltkreises (1600), sodass Daten von mehr als einem der Seitenpuffer (PB0-PB7) in jeder Seitenpuffer-Gruppe (PBG0-PBGy) zeitgleich auf einer zugehörigen Daten-Ausgangsleitung (LDOL0-LDOLy) in Abhängigkeit von einem Betriebsmodus darstellbar sind, dadurch gekennzeichnet, dass die Steuer-Schaltkreisanordnung (1400) einen Decodierschaltkreis (1500) zum zeitgleichen Aktivieren aller oder einiger der Seitenpuffer (PB0-PB7) in jeder Seitenpuffer-Gruppe (PBG0-PBGy) nach Maßgabe einer ersten Spaltenadresse (CA) in Abhängigkeit von dem Betriebsmodus aufweist.
The memory (1000) has multiple data output lines each of which is connected to the page buffers in a corresponding page buffer group. A control circuit controls the page buffer circuit so that the data from the page buffers in each buffer group, is simultaneously represented on a corresponding data output line based on an operation mode. An independent claim is also included for program verification method in non-volatile memory.</description><subject>ELECTRICITY</subject><subject>INFORMATION STORAGE</subject><subject>PHYSICS</subject><subject>STATIC STORES</subject><fulltext>true</fulltext><rsrctype>patent</rsrctype><creationdate>2017</creationdate><recordtype>patent</recordtype><sourceid>EVB</sourceid><recordid>eNqNzMEKgkAUhWE3LaJ6h7tpKYxZPkBltIqgaCuTndEB5zpclaBnc-eL5aKVq1YfHA7_PHhfbF62oamGftQWaOjmMW4QVHDgljp-0QNidClg-nRCV6kL0c5ZyNA_IX7EdFyQZYJlOOJJlafVZTAzumqw-rkI1qf0fjiH8HWGxuscjDY7ppHaKLVTSRwlyX4b__v7AgctS4M</recordid><startdate>20170406</startdate><enddate>20170406</enddate><creator>Lee, Jin-Yub</creator><creator>Lee, Chul-Ho</creator><scope>EVB</scope></search><sort><creationdate>20170406</creationdate><title>Nicht-flüchtiges Speicherelement und Verfahren zur Programmierüberprüfung in einem nicht-flüchtigen Speicherelement</title><author>Lee, Jin-Yub ; Lee, Chul-Ho</author></sort><facets><frbrtype>5</frbrtype><frbrgroupid>cdi_FETCH-epo_espacenet_DE102005063166B43</frbrgroupid><rsrctype>patents</rsrctype><prefilter>patents</prefilter><language>ger</language><creationdate>2017</creationdate><topic>ELECTRICITY</topic><topic>INFORMATION STORAGE</topic><topic>PHYSICS</topic><topic>STATIC STORES</topic><toplevel>online_resources</toplevel><creatorcontrib>Lee, Jin-Yub</creatorcontrib><creatorcontrib>Lee, Chul-Ho</creatorcontrib><collection>esp@cenet</collection></facets><delivery><delcategory>Remote Search Resource</delcategory><fulltext>fulltext_linktorsrc</fulltext></delivery><addata><au>Lee, Jin-Yub</au><au>Lee, Chul-Ho</au><format>patent</format><genre>patent</genre><ristype>GEN</ristype><title>Nicht-flüchtiges Speicherelement und Verfahren zur Programmierüberprüfung in einem nicht-flüchtigen Speicherelement</title><date>2017-04-06</date><risdate>2017</risdate><abstract>Nicht-flüchtiges Speicherelement (1000), aufweisend: einen Seitenpuffer-Schaltkreis (1600) mit einer Mehrzahl von Seitenpuffer-Gruppen (PBG0-PBGy), wobei jede Seitenpuffer-Gruppe (PBG0-PBGy) eine Mehrzahl von Seitenpuffern (PB0-PB7) aufweist; eine Mehrzahl von Daten-Ausgangsleitungen (LDOL0-LDOLy), wobei jede Daten-Ausgangsleitung (LDOL0-LDOLy) mit den Seitenpuffern (PB0-P67) in einer zugehörigen Seitenpuffer-Gruppe (PBG0-PBGy) gekoppelt ist; und eine Steuer-Schaltkreisanordnung (1400) zum Steuern des Seitenpuffer-Schaltkreises (1600), sodass Daten von mehr als einem der Seitenpuffer (PB0-PB7) in jeder Seitenpuffer-Gruppe (PBG0-PBGy) zeitgleich auf einer zugehörigen Daten-Ausgangsleitung (LDOL0-LDOLy) in Abhängigkeit von einem Betriebsmodus darstellbar sind, dadurch gekennzeichnet, dass die Steuer-Schaltkreisanordnung (1400) einen Decodierschaltkreis (1500) zum zeitgleichen Aktivieren aller oder einiger der Seitenpuffer (PB0-PB7) in jeder Seitenpuffer-Gruppe (PBG0-PBGy) nach Maßgabe einer ersten Spaltenadresse (CA) in Abhängigkeit von dem Betriebsmodus aufweist.
The memory (1000) has multiple data output lines each of which is connected to the page buffers in a corresponding page buffer group. A control circuit controls the page buffer circuit so that the data from the page buffers in each buffer group, is simultaneously represented on a corresponding data output line based on an operation mode. An independent claim is also included for program verification method in non-volatile memory.</abstract><oa>free_for_read</oa></addata></record> |
fulltext | fulltext_linktorsrc |
identifier | |
ispartof | |
issn | |
language | ger |
recordid | cdi_epo_espacenet_DE102005063166B4 |
source | esp@cenet |
subjects | ELECTRICITY INFORMATION STORAGE PHYSICS STATIC STORES |
title | Nicht-flüchtiges Speicherelement und Verfahren zur Programmierüberprüfung in einem nicht-flüchtigen Speicherelement |
url | https://sfx.bib-bvb.de/sfx_tum?ctx_ver=Z39.88-2004&ctx_enc=info:ofi/enc:UTF-8&ctx_tim=2025-01-13T20%3A13%3A06IST&url_ver=Z39.88-2004&url_ctx_fmt=infofi/fmt:kev:mtx:ctx&rfr_id=info:sid/primo.exlibrisgroup.com:primo3-Article-epo_EVB&rft_val_fmt=info:ofi/fmt:kev:mtx:patent&rft.genre=patent&rft.au=Lee,%20Jin-Yub&rft.date=2017-04-06&rft_id=info:doi/&rft_dat=%3Cepo_EVB%3EDE102005063166B4%3C/epo_EVB%3E%3Curl%3E%3C/url%3E&disable_directlink=true&sfx.directlink=off&sfx.report_link=0&rft_id=info:oai/&rft_id=info:pmid/&rfr_iscdi=true |