Integrierte Schaltung mit einer Datenverarbeitungseinheit und einem Zwischenspeicher
Integrierte Schaltung zur Redundanzkalkulation mit einer Datenverarbeitungseinheit (8), einem mit der Datenverarbeitungseinheit (8) verbundenen Zwischenspeicher (3) zum Speichern von Einstelldaten, und einem mit dem Zwischenspeicher (3) verbundenen Einstellungsspeicher (1), der über den Zwischenspei...
Gespeichert in:
Hauptverfasser: | , |
---|---|
Format: | Patent |
Sprache: | ger |
Schlagworte: | |
Online-Zugang: | Volltext bestellen |
Tags: |
Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
|
Zusammenfassung: | Integrierte Schaltung zur Redundanzkalkulation mit einer Datenverarbeitungseinheit (8), einem mit der Datenverarbeitungseinheit (8) verbundenen Zwischenspeicher (3) zum Speichern von Einstelldaten, und einem mit dem Zwischenspeicher (3) verbundenen Einstellungsspeicher (1), der über den Zwischenspeicher (3) mit den Einstelldaten beschreibbar ist, dadurch gekennzeichnet, dass die Datenverarbeitungseinheit (8) eine Arithmetik-Logik-Einheit umfasst, wobei ein Datenregister (5) des Zwischenspeichers (3) zum Speichern von zu verarbeitende Daten und ein weiteres Register (7) des Zwischenspeichers (3) zum Speichern von kodierte Anweisungen vorgesehen ist, wobei die Arithmetik-Logik-Einheit ausgelegt ist, um die im Datenregister (5, 6) gespeicherten Daten entsprechend den kodierte Anweisungen des weiteren Registers (7) zu verarbeiten und das Ergebnis wenigstens in das Datenregister (5) des Zwischenspeichers zurückzuschreiben, wobei das in das Datenregister (5, 6) des Zwischenspeichers zurückgeschriebene Ergebnis Einstelldaten zum Beschreiben des Einstellungsspeichers (1) sind.
An integrated circuit includes a data processing unit, a buffer memory, and a setting memory. The buffer memory performs the function of registers for storing data for the processing unit. The buffer memory is connected to the setting memory. The setting memory can be written to through the buffer memory. |
---|