Improved method for mounting chips with protuberances in manufacturing process, for use in microelectronics
The method comprises the following steps: the application of a lower filling (27) on a substrate (22); the turning over of a primary chip (21) so that protuberances face the substrate; the laying of the primary chip on the substrate and the application of pressure and heat to make contact of the chi...
Gespeichert in:
Hauptverfasser: | , , , , , , , , , |
---|---|
Format: | Patent |
Sprache: | eng ; ger |
Schlagworte: | |
Online-Zugang: | Volltext bestellen |
Tags: |
Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
|
container_end_page | |
---|---|
container_issue | |
container_start_page | |
container_title | |
container_volume | |
creator | PIN, CHEN HUI CHENG, CHUANG YUNG WEN, CHIANG HUA JUI, CHANG HSUAN YU, HUANG FU LE, XIE WAN MING, CHANG CHUANG CHANG, TU FENG CHIEH, HU CHIA NING, HUANG |
description | The method comprises the following steps: the application of a lower filling (27) on a substrate (22); the turning over of a primary chip (21) so that protuberances face the substrate; the laying of the primary chip on the substrate and the application of pressure and heat to make contact of the chip with the substrate; the application of an adhesive layer (28) on the top of the primary chip and the fastening of the secondary chip (23) on the primary chip; connecting electrically the secondary chip to the substrate by use of wires; and encapsulating the primary chip, the secondary chip, and the wires (24) for gold in a molding compound (26).
Verfahren zum Montieren von Chips in Flip-Chip-Technik-Prozessen, mit den Schritten des Auftragens einer Unterfüllung (27) auf ein Substrat (22), des Umdrehens einer Primärscheibe (21), so daß die Ansätze (211) der Primärscheibe (21) dem Substrat (22) zugewandt sind, des Platzierens der Primärscheibe (21) auf dem Substrat (22) und des Ausübens von Druck und Wärme, um die Primärscheibe (21) mit dem Substrat (22) zu verbinden, des Auftragens eines Klebstoffes (28) auf eine Oberseite der Primärscheibe (21) und des anschließenden Befestigens einer Sekundärscheibe (23) auf der Primärscheibe (21), des elektrischen Verbindens der Sekundärscheibe (23) mit dem Substrat (11), und des Kapselns der Primärscheibe (21), der Sekundärscheibe (23) und der Golddrähte (24) mit einem Vergußmittel (26), wobei nur eine Bond-Prozedur für die Kapselung der Chips erforderlich ist und die Größe der Kapselung reduziert wird. |
format | Patent |
fullrecord | <record><control><sourceid>epo_EVB</sourceid><recordid>TN_cdi_epo_espacenet_DE10043450A1</recordid><sourceformat>XML</sourceformat><sourcesystem>PC</sourcesystem><sourcerecordid>DE10043450A1</sourcerecordid><originalsourceid>FETCH-epo_espacenet_DE10043450A13</originalsourceid><addsrcrecordid>eNqNy0EOgjAQBVA2Lox6h3GvCQQ8AFGM7t2TOgzSSGeaTqvXF4kHcPWT_99fZs-r80Fe1IGjOEgHvQRwkjhafgAO1iu8bRxgUjHdKRhGUrAMznDqDcYUvnKap1538z8pzcJiEBoJYxC2qOts0ZtRafPLVbY9N7fjZU9eWlJvkJhie2qKPK_K6pDXRfmP-QBU1UIr</addsrcrecordid><sourcetype>Open Access Repository</sourcetype><iscdi>true</iscdi><recordtype>patent</recordtype></control><display><type>patent</type><title>Improved method for mounting chips with protuberances in manufacturing process, for use in microelectronics</title><source>esp@cenet</source><creator>PIN, CHEN HUI ; CHENG, CHUANG YUNG ; WEN, CHIANG HUA ; JUI, CHANG HSUAN ; YU, HUANG FU ; LE, XIE WAN ; MING, CHANG CHUANG ; CHANG, TU FENG ; CHIEH, HU CHIA ; NING, HUANG</creator><creatorcontrib>PIN, CHEN HUI ; CHENG, CHUANG YUNG ; WEN, CHIANG HUA ; JUI, CHANG HSUAN ; YU, HUANG FU ; LE, XIE WAN ; MING, CHANG CHUANG ; CHANG, TU FENG ; CHIEH, HU CHIA ; NING, HUANG</creatorcontrib><description>The method comprises the following steps: the application of a lower filling (27) on a substrate (22); the turning over of a primary chip (21) so that protuberances face the substrate; the laying of the primary chip on the substrate and the application of pressure and heat to make contact of the chip with the substrate; the application of an adhesive layer (28) on the top of the primary chip and the fastening of the secondary chip (23) on the primary chip; connecting electrically the secondary chip to the substrate by use of wires; and encapsulating the primary chip, the secondary chip, and the wires (24) for gold in a molding compound (26).
Verfahren zum Montieren von Chips in Flip-Chip-Technik-Prozessen, mit den Schritten des Auftragens einer Unterfüllung (27) auf ein Substrat (22), des Umdrehens einer Primärscheibe (21), so daß die Ansätze (211) der Primärscheibe (21) dem Substrat (22) zugewandt sind, des Platzierens der Primärscheibe (21) auf dem Substrat (22) und des Ausübens von Druck und Wärme, um die Primärscheibe (21) mit dem Substrat (22) zu verbinden, des Auftragens eines Klebstoffes (28) auf eine Oberseite der Primärscheibe (21) und des anschließenden Befestigens einer Sekundärscheibe (23) auf der Primärscheibe (21), des elektrischen Verbindens der Sekundärscheibe (23) mit dem Substrat (11), und des Kapselns der Primärscheibe (21), der Sekundärscheibe (23) und der Golddrähte (24) mit einem Vergußmittel (26), wobei nur eine Bond-Prozedur für die Kapselung der Chips erforderlich ist und die Größe der Kapselung reduziert wird.</description><edition>7</edition><language>eng ; ger</language><subject>BASIC ELECTRIC ELEMENTS ; ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR ; ELECTRICITY ; SEMICONDUCTOR DEVICES</subject><creationdate>2002</creationdate><oa>free_for_read</oa><woscitedreferencessubscribed>false</woscitedreferencessubscribed></display><links><openurl>$$Topenurl_article</openurl><openurlfulltext>$$Topenurlfull_article</openurlfulltext><thumbnail>$$Tsyndetics_thumb_exl</thumbnail><linktohtml>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&date=20020314&DB=EPODOC&CC=DE&NR=10043450A1$$EHTML$$P50$$Gepo$$Hfree_for_read</linktohtml><link.rule.ids>230,308,776,881,25543,76293</link.rule.ids><linktorsrc>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&date=20020314&DB=EPODOC&CC=DE&NR=10043450A1$$EView_record_in_European_Patent_Office$$FView_record_in_$$GEuropean_Patent_Office$$Hfree_for_read</linktorsrc></links><search><creatorcontrib>PIN, CHEN HUI</creatorcontrib><creatorcontrib>CHENG, CHUANG YUNG</creatorcontrib><creatorcontrib>WEN, CHIANG HUA</creatorcontrib><creatorcontrib>JUI, CHANG HSUAN</creatorcontrib><creatorcontrib>YU, HUANG FU</creatorcontrib><creatorcontrib>LE, XIE WAN</creatorcontrib><creatorcontrib>MING, CHANG CHUANG</creatorcontrib><creatorcontrib>CHANG, TU FENG</creatorcontrib><creatorcontrib>CHIEH, HU CHIA</creatorcontrib><creatorcontrib>NING, HUANG</creatorcontrib><title>Improved method for mounting chips with protuberances in manufacturing process, for use in microelectronics</title><description>The method comprises the following steps: the application of a lower filling (27) on a substrate (22); the turning over of a primary chip (21) so that protuberances face the substrate; the laying of the primary chip on the substrate and the application of pressure and heat to make contact of the chip with the substrate; the application of an adhesive layer (28) on the top of the primary chip and the fastening of the secondary chip (23) on the primary chip; connecting electrically the secondary chip to the substrate by use of wires; and encapsulating the primary chip, the secondary chip, and the wires (24) for gold in a molding compound (26).
Verfahren zum Montieren von Chips in Flip-Chip-Technik-Prozessen, mit den Schritten des Auftragens einer Unterfüllung (27) auf ein Substrat (22), des Umdrehens einer Primärscheibe (21), so daß die Ansätze (211) der Primärscheibe (21) dem Substrat (22) zugewandt sind, des Platzierens der Primärscheibe (21) auf dem Substrat (22) und des Ausübens von Druck und Wärme, um die Primärscheibe (21) mit dem Substrat (22) zu verbinden, des Auftragens eines Klebstoffes (28) auf eine Oberseite der Primärscheibe (21) und des anschließenden Befestigens einer Sekundärscheibe (23) auf der Primärscheibe (21), des elektrischen Verbindens der Sekundärscheibe (23) mit dem Substrat (11), und des Kapselns der Primärscheibe (21), der Sekundärscheibe (23) und der Golddrähte (24) mit einem Vergußmittel (26), wobei nur eine Bond-Prozedur für die Kapselung der Chips erforderlich ist und die Größe der Kapselung reduziert wird.</description><subject>BASIC ELECTRIC ELEMENTS</subject><subject>ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR</subject><subject>ELECTRICITY</subject><subject>SEMICONDUCTOR DEVICES</subject><fulltext>true</fulltext><rsrctype>patent</rsrctype><creationdate>2002</creationdate><recordtype>patent</recordtype><sourceid>EVB</sourceid><recordid>eNqNy0EOgjAQBVA2Lox6h3GvCQQ8AFGM7t2TOgzSSGeaTqvXF4kHcPWT_99fZs-r80Fe1IGjOEgHvQRwkjhafgAO1iu8bRxgUjHdKRhGUrAMznDqDcYUvnKap1538z8pzcJiEBoJYxC2qOts0ZtRafPLVbY9N7fjZU9eWlJvkJhie2qKPK_K6pDXRfmP-QBU1UIr</recordid><startdate>20020314</startdate><enddate>20020314</enddate><creator>PIN, CHEN HUI</creator><creator>CHENG, CHUANG YUNG</creator><creator>WEN, CHIANG HUA</creator><creator>JUI, CHANG HSUAN</creator><creator>YU, HUANG FU</creator><creator>LE, XIE WAN</creator><creator>MING, CHANG CHUANG</creator><creator>CHANG, TU FENG</creator><creator>CHIEH, HU CHIA</creator><creator>NING, HUANG</creator><scope>EVB</scope></search><sort><creationdate>20020314</creationdate><title>Improved method for mounting chips with protuberances in manufacturing process, for use in microelectronics</title><author>PIN, CHEN HUI ; CHENG, CHUANG YUNG ; WEN, CHIANG HUA ; JUI, CHANG HSUAN ; YU, HUANG FU ; LE, XIE WAN ; MING, CHANG CHUANG ; CHANG, TU FENG ; CHIEH, HU CHIA ; NING, HUANG</author></sort><facets><frbrtype>5</frbrtype><frbrgroupid>cdi_FETCH-epo_espacenet_DE10043450A13</frbrgroupid><rsrctype>patents</rsrctype><prefilter>patents</prefilter><language>eng ; ger</language><creationdate>2002</creationdate><topic>BASIC ELECTRIC ELEMENTS</topic><topic>ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR</topic><topic>ELECTRICITY</topic><topic>SEMICONDUCTOR DEVICES</topic><toplevel>online_resources</toplevel><creatorcontrib>PIN, CHEN HUI</creatorcontrib><creatorcontrib>CHENG, CHUANG YUNG</creatorcontrib><creatorcontrib>WEN, CHIANG HUA</creatorcontrib><creatorcontrib>JUI, CHANG HSUAN</creatorcontrib><creatorcontrib>YU, HUANG FU</creatorcontrib><creatorcontrib>LE, XIE WAN</creatorcontrib><creatorcontrib>MING, CHANG CHUANG</creatorcontrib><creatorcontrib>CHANG, TU FENG</creatorcontrib><creatorcontrib>CHIEH, HU CHIA</creatorcontrib><creatorcontrib>NING, HUANG</creatorcontrib><collection>esp@cenet</collection></facets><delivery><delcategory>Remote Search Resource</delcategory><fulltext>fulltext_linktorsrc</fulltext></delivery><addata><au>PIN, CHEN HUI</au><au>CHENG, CHUANG YUNG</au><au>WEN, CHIANG HUA</au><au>JUI, CHANG HSUAN</au><au>YU, HUANG FU</au><au>LE, XIE WAN</au><au>MING, CHANG CHUANG</au><au>CHANG, TU FENG</au><au>CHIEH, HU CHIA</au><au>NING, HUANG</au><format>patent</format><genre>patent</genre><ristype>GEN</ristype><title>Improved method for mounting chips with protuberances in manufacturing process, for use in microelectronics</title><date>2002-03-14</date><risdate>2002</risdate><abstract>The method comprises the following steps: the application of a lower filling (27) on a substrate (22); the turning over of a primary chip (21) so that protuberances face the substrate; the laying of the primary chip on the substrate and the application of pressure and heat to make contact of the chip with the substrate; the application of an adhesive layer (28) on the top of the primary chip and the fastening of the secondary chip (23) on the primary chip; connecting electrically the secondary chip to the substrate by use of wires; and encapsulating the primary chip, the secondary chip, and the wires (24) for gold in a molding compound (26).
Verfahren zum Montieren von Chips in Flip-Chip-Technik-Prozessen, mit den Schritten des Auftragens einer Unterfüllung (27) auf ein Substrat (22), des Umdrehens einer Primärscheibe (21), so daß die Ansätze (211) der Primärscheibe (21) dem Substrat (22) zugewandt sind, des Platzierens der Primärscheibe (21) auf dem Substrat (22) und des Ausübens von Druck und Wärme, um die Primärscheibe (21) mit dem Substrat (22) zu verbinden, des Auftragens eines Klebstoffes (28) auf eine Oberseite der Primärscheibe (21) und des anschließenden Befestigens einer Sekundärscheibe (23) auf der Primärscheibe (21), des elektrischen Verbindens der Sekundärscheibe (23) mit dem Substrat (11), und des Kapselns der Primärscheibe (21), der Sekundärscheibe (23) und der Golddrähte (24) mit einem Vergußmittel (26), wobei nur eine Bond-Prozedur für die Kapselung der Chips erforderlich ist und die Größe der Kapselung reduziert wird.</abstract><edition>7</edition><oa>free_for_read</oa></addata></record> |
fulltext | fulltext_linktorsrc |
identifier | |
ispartof | |
issn | |
language | eng ; ger |
recordid | cdi_epo_espacenet_DE10043450A1 |
source | esp@cenet |
subjects | BASIC ELECTRIC ELEMENTS ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR ELECTRICITY SEMICONDUCTOR DEVICES |
title | Improved method for mounting chips with protuberances in manufacturing process, for use in microelectronics |
url | https://sfx.bib-bvb.de/sfx_tum?ctx_ver=Z39.88-2004&ctx_enc=info:ofi/enc:UTF-8&ctx_tim=2025-01-26T10%3A39%3A43IST&url_ver=Z39.88-2004&url_ctx_fmt=infofi/fmt:kev:mtx:ctx&rfr_id=info:sid/primo.exlibrisgroup.com:primo3-Article-epo_EVB&rft_val_fmt=info:ofi/fmt:kev:mtx:patent&rft.genre=patent&rft.au=PIN,%20CHEN%20HUI&rft.date=2002-03-14&rft_id=info:doi/&rft_dat=%3Cepo_EVB%3EDE10043450A1%3C/epo_EVB%3E%3Curl%3E%3C/url%3E&disable_directlink=true&sfx.directlink=off&sfx.report_link=0&rft_id=info:oai/&rft_id=info:pmid/&rfr_iscdi=true |