ACTIVE DAMPING CIRCUIT

An active damping circuit and system including the same are disclosed. The active damping circuit includes a first resistor, a second resistor, a third resistor, a first transistor, a second transistor, a capacitor, and a microcontroller. The first resistor is connected to a base of the first transi...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
Hauptverfasser: WEI, JINSHENG, JOHNSEN, ANDREW, JAYABALAN, RANJIT, KUMAR, NITIN
Format: Patent
Sprache:eng ; fre
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
Beschreibung
Zusammenfassung:An active damping circuit and system including the same are disclosed. The active damping circuit includes a first resistor, a second resistor, a third resistor, a first transistor, a second transistor, a capacitor, and a microcontroller. The first resistor is connected to a base of the first transistor, and to the microcontroller output. The second resistor is connected to a positive voltage, and to a collector of the first transistor and a gate of the second transistor. The third resistor is connected to a logic ground, and to a source of the second transistor. The capacitor is connected to the collector of the first transistor, the second resistor, and the gate of the second transistor. A drain of the second transistor, and the first capacitor, and the second capacitor, and the microcontroller output, are also connected to the logic ground. An emitter of the first transistor is connected to ground. La présente invention concerne un circuit d'amortissement actif et un système le comprenant. Le circuit d'amortissement actif comprend une première résistance, une deuxième résistance, une troisième résistance, un premier transistor, un second transistor, un condensateur et un microcontrôleur. La première résistance est connectée à une base du premier transistor et à la sortie du microcontrôleur. La deuxième résistance est connectée à une tension positive, et à un collecteur du premier transistor et une grille du second transistor. La troisième résistance est connectée à une masse de logique et à une source du second transistor. Le condensateur est connecté au collecteur du premier transistor, à la deuxième résistance et à la grille du second transistor. Un drain du second transistor, et le premier condensateur et le second condensateur, et la sortie du microcontrôleur, sont également connectés à la masse de logique. Un émetteur du premier transistor est connecté à la masse.