SISTEMAS E MÉTODOS PARA MULTIPLEXAÇÃO DE ENERGIA ADAPTATIVA

SISTEMAS E MÉTODOS PARA MULTIPLEXAÇÃO DE ENERGIA ADAPTATIVA. A presente invenção refere-se a um sistema em chip (SOC) compreendendo: primeiro bloco de memória e um segundo bloco de memória; uma unidade de processamento acoplada ao primeiro bloco de memória e ao segundo bloco de memória; um primeiro...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
Hauptverfasser: GIBY SAMSON, PARAS GUPTA, KEYURKUMAR KARSANBHAI KANSAGRA, SMEETA HEGGOND, KAMESH MEDISETTI, ARSHATH SHEEPARAMATTI, RAMAPRASATH VILANGUDIPITCHAI, JITU KHUSHALBHAI MISTRY
Format: Patent
Sprache:por
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
Beschreibung
Zusammenfassung:SISTEMAS E MÉTODOS PARA MULTIPLEXAÇÃO DE ENERGIA ADAPTATIVA. A presente invenção refere-se a um sistema em chip (SOC) compreendendo: primeiro bloco de memória e um segundo bloco de memória; uma unidade de processamento acoplada ao primeiro bloco de memória e ao segundo bloco de memória; um primeiro multiplexador de energia disposto entre o primeiro bloco de memória e o segundo bloco de memória e acoplado a um primeiro trilho de alimentação configurado para fornecer uma tensão operacional a ambos o primeiro bloco de memória e o segundo bloco de memória; e circuitos lógicos de habilitação dispostos em uma periferia do SOC distante do primeiro bloco de memória e do segundo bloco de memória, a lógica de habilitação sendo acoplada a terminais de controle do primeiro multiplexador de energia. A system on chip (SOC) comprising: first memory block and a second memory block; a processing unit coupled to the first memory block and the second memory block; a first power multiplexor disposed between the first memory block and the second memory block and coupled to a first power rail configured to provide an operating voltage to both the first memory block and the second memory block; and enable logic circuitry disposed at a periphery of the SOC away from the first memory block and the second memory block, the enable logic being coupled to control terminals of the first power multiplexor.