aparelho de processamento de dados, e, método de processamento de dados

aparelho de processamento de dados, e, método de processamento de dados em resposta a um estímulo de transferência, o desempenho de uma carga de trabalho de processamento é transferido de um conjunto de circuitos de processamento de origem para um conjunto de circuitos de processamento de destino, e...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
1. Verfasser: PETER RICHARD GREENHALGH
Format: Patent
Sprache:por
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
container_end_page
container_issue
container_start_page
container_title
container_volume
creator PETER RICHARD GREENHALGH
description aparelho de processamento de dados, e, método de processamento de dados em resposta a um estímulo de transferência, o desempenho de uma carga de trabalho de processamento é transferido de um conjunto de circuitos de processamento de origem para um conjunto de circuitos de processamento de destino, em preparação para que o conjunto de circuito de processamento de origem seja colocado em uma condição de economia de energia seguindo à transferência. para reduzir o número de buscas na memória exigido pelo conjunto de circuitos de processamento de destino seguinte à transferência, um cache do conjunto de circuitos de processamento de origem é mantido em um estado energizado por um período de farejamento. durante o período de farejamento, o conjunto de circuitos de farejamento de cache fareja valores de dados no cache de origem e recupera os valores de dados de farejamento para o conjunto de circuitos de processamento de destino. In response to a transfer stimulus, performance of a processing workload is transferred from a source processing circuitry to a destination processing circuitry, in preparation for the source processing circuitry to be placed in a power saving condition following the transfer. To reduce the number of memory fetches required by the destination processing circuitry following the transfer, a cache of the source processing circuitry is maintained in a powered state for a snooping period. During the snooping period, cache snooping circuitry snoops data values in the source cache and retrieves the snoop data values for the destination processing circuitry.
format Patent
fullrecord <record><control><sourceid>epo_EVB</sourceid><recordid>TN_cdi_epo_espacenet_BR112012021121B1</recordid><sourceformat>XML</sourceformat><sourcesystem>PC</sourcesystem><sourcerecordid>BR112012021121B1</sourcerecordid><originalsourceid>FETCH-epo_espacenet_BR112012021121B13</originalsourceid><addsrcrecordid>eNrjZPBILEgsSs3JyFdISVUoKMpPTi0uTsxNzSsBC6QkpuQX6yik6ijkHl5Zkp-CRxUPA2taYk5xKi-U5mZQdXMNcfbQTS3Ij08tLkhMTs1LLYl3CjI0NDIAIiMgbehkaEysOgA94DW1</addsrcrecordid><sourcetype>Open Access Repository</sourcetype><iscdi>true</iscdi><recordtype>patent</recordtype></control><display><type>patent</type><title>aparelho de processamento de dados, e, método de processamento de dados</title><source>esp@cenet</source><creator>PETER RICHARD GREENHALGH</creator><creatorcontrib>PETER RICHARD GREENHALGH</creatorcontrib><description>aparelho de processamento de dados, e, método de processamento de dados em resposta a um estímulo de transferência, o desempenho de uma carga de trabalho de processamento é transferido de um conjunto de circuitos de processamento de origem para um conjunto de circuitos de processamento de destino, em preparação para que o conjunto de circuito de processamento de origem seja colocado em uma condição de economia de energia seguindo à transferência. para reduzir o número de buscas na memória exigido pelo conjunto de circuitos de processamento de destino seguinte à transferência, um cache do conjunto de circuitos de processamento de origem é mantido em um estado energizado por um período de farejamento. durante o período de farejamento, o conjunto de circuitos de farejamento de cache fareja valores de dados no cache de origem e recupera os valores de dados de farejamento para o conjunto de circuitos de processamento de destino. In response to a transfer stimulus, performance of a processing workload is transferred from a source processing circuitry to a destination processing circuitry, in preparation for the source processing circuitry to be placed in a power saving condition following the transfer. To reduce the number of memory fetches required by the destination processing circuitry following the transfer, a cache of the source processing circuitry is maintained in a powered state for a snooping period. During the snooping period, cache snooping circuitry snoops data values in the source cache and retrieves the snoop data values for the destination processing circuitry.</description><language>por</language><subject>CALCULATING ; COMPUTING ; COUNTING ; ELECTRIC DIGITAL DATA PROCESSING ; PHYSICS</subject><creationdate>2020</creationdate><oa>free_for_read</oa><woscitedreferencessubscribed>false</woscitedreferencessubscribed></display><links><openurl>$$Topenurl_article</openurl><openurlfulltext>$$Topenurlfull_article</openurlfulltext><thumbnail>$$Tsyndetics_thumb_exl</thumbnail><linktohtml>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20201201&amp;DB=EPODOC&amp;CC=BR&amp;NR=112012021121B1$$EHTML$$P50$$Gepo$$Hfree_for_read</linktohtml><link.rule.ids>230,308,778,883,25551,76302</link.rule.ids><linktorsrc>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=20201201&amp;DB=EPODOC&amp;CC=BR&amp;NR=112012021121B1$$EView_record_in_European_Patent_Office$$FView_record_in_$$GEuropean_Patent_Office$$Hfree_for_read</linktorsrc></links><search><creatorcontrib>PETER RICHARD GREENHALGH</creatorcontrib><title>aparelho de processamento de dados, e, método de processamento de dados</title><description>aparelho de processamento de dados, e, método de processamento de dados em resposta a um estímulo de transferência, o desempenho de uma carga de trabalho de processamento é transferido de um conjunto de circuitos de processamento de origem para um conjunto de circuitos de processamento de destino, em preparação para que o conjunto de circuito de processamento de origem seja colocado em uma condição de economia de energia seguindo à transferência. para reduzir o número de buscas na memória exigido pelo conjunto de circuitos de processamento de destino seguinte à transferência, um cache do conjunto de circuitos de processamento de origem é mantido em um estado energizado por um período de farejamento. durante o período de farejamento, o conjunto de circuitos de farejamento de cache fareja valores de dados no cache de origem e recupera os valores de dados de farejamento para o conjunto de circuitos de processamento de destino. In response to a transfer stimulus, performance of a processing workload is transferred from a source processing circuitry to a destination processing circuitry, in preparation for the source processing circuitry to be placed in a power saving condition following the transfer. To reduce the number of memory fetches required by the destination processing circuitry following the transfer, a cache of the source processing circuitry is maintained in a powered state for a snooping period. During the snooping period, cache snooping circuitry snoops data values in the source cache and retrieves the snoop data values for the destination processing circuitry.</description><subject>CALCULATING</subject><subject>COMPUTING</subject><subject>COUNTING</subject><subject>ELECTRIC DIGITAL DATA PROCESSING</subject><subject>PHYSICS</subject><fulltext>true</fulltext><rsrctype>patent</rsrctype><creationdate>2020</creationdate><recordtype>patent</recordtype><sourceid>EVB</sourceid><recordid>eNrjZPBILEgsSs3JyFdISVUoKMpPTi0uTsxNzSsBC6QkpuQX6yik6ijkHl5Zkp-CRxUPA2taYk5xKi-U5mZQdXMNcfbQTS3Ij08tLkhMTs1LLYl3CjI0NDIAIiMgbehkaEysOgA94DW1</recordid><startdate>20201201</startdate><enddate>20201201</enddate><creator>PETER RICHARD GREENHALGH</creator><scope>EVB</scope></search><sort><creationdate>20201201</creationdate><title>aparelho de processamento de dados, e, método de processamento de dados</title><author>PETER RICHARD GREENHALGH</author></sort><facets><frbrtype>5</frbrtype><frbrgroupid>cdi_FETCH-epo_espacenet_BR112012021121B13</frbrgroupid><rsrctype>patents</rsrctype><prefilter>patents</prefilter><language>por</language><creationdate>2020</creationdate><topic>CALCULATING</topic><topic>COMPUTING</topic><topic>COUNTING</topic><topic>ELECTRIC DIGITAL DATA PROCESSING</topic><topic>PHYSICS</topic><toplevel>online_resources</toplevel><creatorcontrib>PETER RICHARD GREENHALGH</creatorcontrib><collection>esp@cenet</collection></facets><delivery><delcategory>Remote Search Resource</delcategory><fulltext>fulltext_linktorsrc</fulltext></delivery><addata><au>PETER RICHARD GREENHALGH</au><format>patent</format><genre>patent</genre><ristype>GEN</ristype><title>aparelho de processamento de dados, e, método de processamento de dados</title><date>2020-12-01</date><risdate>2020</risdate><abstract>aparelho de processamento de dados, e, método de processamento de dados em resposta a um estímulo de transferência, o desempenho de uma carga de trabalho de processamento é transferido de um conjunto de circuitos de processamento de origem para um conjunto de circuitos de processamento de destino, em preparação para que o conjunto de circuito de processamento de origem seja colocado em uma condição de economia de energia seguindo à transferência. para reduzir o número de buscas na memória exigido pelo conjunto de circuitos de processamento de destino seguinte à transferência, um cache do conjunto de circuitos de processamento de origem é mantido em um estado energizado por um período de farejamento. durante o período de farejamento, o conjunto de circuitos de farejamento de cache fareja valores de dados no cache de origem e recupera os valores de dados de farejamento para o conjunto de circuitos de processamento de destino. In response to a transfer stimulus, performance of a processing workload is transferred from a source processing circuitry to a destination processing circuitry, in preparation for the source processing circuitry to be placed in a power saving condition following the transfer. To reduce the number of memory fetches required by the destination processing circuitry following the transfer, a cache of the source processing circuitry is maintained in a powered state for a snooping period. During the snooping period, cache snooping circuitry snoops data values in the source cache and retrieves the snoop data values for the destination processing circuitry.</abstract><oa>free_for_read</oa></addata></record>
fulltext fulltext_linktorsrc
identifier
ispartof
issn
language por
recordid cdi_epo_espacenet_BR112012021121B1
source esp@cenet
subjects CALCULATING
COMPUTING
COUNTING
ELECTRIC DIGITAL DATA PROCESSING
PHYSICS
title aparelho de processamento de dados, e, método de processamento de dados
url https://sfx.bib-bvb.de/sfx_tum?ctx_ver=Z39.88-2004&ctx_enc=info:ofi/enc:UTF-8&ctx_tim=2025-01-15T15%3A32%3A44IST&url_ver=Z39.88-2004&url_ctx_fmt=infofi/fmt:kev:mtx:ctx&rfr_id=info:sid/primo.exlibrisgroup.com:primo3-Article-epo_EVB&rft_val_fmt=info:ofi/fmt:kev:mtx:patent&rft.genre=patent&rft.au=PETER%20RICHARD%20GREENHALGH&rft.date=2020-12-01&rft_id=info:doi/&rft_dat=%3Cepo_EVB%3EBR112012021121B1%3C/epo_EVB%3E%3Curl%3E%3C/url%3E&disable_directlink=true&sfx.directlink=off&sfx.report_link=0&rft_id=info:oai/&rft_id=info:pmid/&rfr_iscdi=true