aparelho de processamento de dados, e, método de processamento de dados

aparelho de processamento de dados, e, método de processamento de dados em resposta a um estímulo de transferência, o desempenho de uma carga de trabalho de processamento é transferido de um conjunto de circuitos de processamento de origem para um conjunto de circuitos de processamento de destino, e...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
1. Verfasser: PETER RICHARD GREENHALGH
Format: Patent
Sprache:por
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
Beschreibung
Zusammenfassung:aparelho de processamento de dados, e, método de processamento de dados em resposta a um estímulo de transferência, o desempenho de uma carga de trabalho de processamento é transferido de um conjunto de circuitos de processamento de origem para um conjunto de circuitos de processamento de destino, em preparação para que o conjunto de circuito de processamento de origem seja colocado em uma condição de economia de energia seguindo à transferência. para reduzir o número de buscas na memória exigido pelo conjunto de circuitos de processamento de destino seguinte à transferência, um cache do conjunto de circuitos de processamento de origem é mantido em um estado energizado por um período de farejamento. durante o período de farejamento, o conjunto de circuitos de farejamento de cache fareja valores de dados no cache de origem e recupera os valores de dados de farejamento para o conjunto de circuitos de processamento de destino. In response to a transfer stimulus, performance of a processing workload is transferred from a source processing circuitry to a destination processing circuitry, in preparation for the source processing circuitry to be placed in a power saving condition following the transfer. To reduce the number of memory fetches required by the destination processing circuitry following the transfer, a cache of the source processing circuitry is maintained in a powered state for a snooping period. During the snooping period, cache snooping circuitry snoops data values in the source cache and retrieves the snoop data values for the destination processing circuitry.