cordic otimizado para aplicações apsk
cordic otimizado para aplicações apsk uma célula de computador digital de rotação coordenada (cordic) reduzida em um cordic paralelo tem um caminho xy de entradas x e y para saídas x e y, e um caminho z de uma entrada z para uma saída z. deslocamentos de bit no caminho xy estão conectados. o caminho...
Gespeichert in:
Hauptverfasser: | , |
---|---|
Format: | Patent |
Sprache: | por |
Schlagworte: | |
Online-Zugang: | Volltext bestellen |
Tags: |
Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
|
container_end_page | |
---|---|
container_issue | |
container_start_page | |
container_title | |
container_volume | |
creator | TIAGO DIADAMI PEREZ EDUARDO RODRIGUES DE LIMA |
description | cordic otimizado para aplicações apsk uma célula de computador digital de rotação coordenada (cordic) reduzida em um cordic paralelo tem um caminho xy de entradas x e y para saídas x e y, e um caminho z de uma entrada z para uma saída z. deslocamentos de bit no caminho xy estão conectados. o caminho z tem um somador/subtrator encurtado com um parâmetro fixo embutido ou conectado. bits de entrada da entrada z são divididos em bits mais significativos e menos significativos. o número de bits mais significativos é igual à largura do somador/subtrator encurtado. os bits mais significativos são inseridos nas entradas não invertidas do somador/subtrator para calcular os bits da saída z mais significativos. os bits menos significativos são conectados diretamente (ou por meio de armazenadores) da entrada z para a saída z.
A reduced COordinate Rotation DIgital Computer (CORDIC) cell in a parallel CORDIC has an xy-path from x and y inputs to x and y outputs, and a z-path from a z-input to a z-output. Bit-shifts in the xy-path are hardwired. The z-path has a shortened adder/subtractor with a built-in or hardwired fixed parameter. Input bits from the z-input are split into most significant and least significant bits. The number of most significant bits equals the shortened adder/subtractor width. The most significant bits are input to the non-inverting inputs of the adder/subtractor for calculating the most significant z-output bits. The least significant bits are connected directly (or via buffers) from the z-input to the z-output. |
format | Patent |
fullrecord | <record><control><sourceid>epo_EVB</sourceid><recordid>TN_cdi_epo_espacenet_BR102018012690A2</recordid><sourceformat>XML</sourceformat><sourcesystem>PC</sourcesystem><sourcerecordid>BR102018012690A2</sourcerecordid><originalsourceid>FETCH-epo_espacenet_BR102018012690A23</originalsourceid><addsrcrecordid>eNrjZFBPzi9KyUxWyC_JzM2sSkzJVyhILEpUSCzIyUxOPLz88NbUYiCnOJuHgTUtMac4lRdKczOourmGOHvophbkx6cWFyQmp-allsQ7BRkaGBkYWhgYGplZGjgaGROrDgBswyrX</addsrcrecordid><sourcetype>Open Access Repository</sourcetype><iscdi>true</iscdi><recordtype>patent</recordtype></control><display><type>patent</type><title>cordic otimizado para aplicações apsk</title><source>esp@cenet</source><creator>TIAGO DIADAMI PEREZ ; EDUARDO RODRIGUES DE LIMA</creator><creatorcontrib>TIAGO DIADAMI PEREZ ; EDUARDO RODRIGUES DE LIMA</creatorcontrib><description>cordic otimizado para aplicações apsk uma célula de computador digital de rotação coordenada (cordic) reduzida em um cordic paralelo tem um caminho xy de entradas x e y para saídas x e y, e um caminho z de uma entrada z para uma saída z. deslocamentos de bit no caminho xy estão conectados. o caminho z tem um somador/subtrator encurtado com um parâmetro fixo embutido ou conectado. bits de entrada da entrada z são divididos em bits mais significativos e menos significativos. o número de bits mais significativos é igual à largura do somador/subtrator encurtado. os bits mais significativos são inseridos nas entradas não invertidas do somador/subtrator para calcular os bits da saída z mais significativos. os bits menos significativos são conectados diretamente (ou por meio de armazenadores) da entrada z para a saída z.
A reduced COordinate Rotation DIgital Computer (CORDIC) cell in a parallel CORDIC has an xy-path from x and y inputs to x and y outputs, and a z-path from a z-input to a z-output. Bit-shifts in the xy-path are hardwired. The z-path has a shortened adder/subtractor with a built-in or hardwired fixed parameter. Input bits from the z-input are split into most significant and least significant bits. The number of most significant bits equals the shortened adder/subtractor width. The most significant bits are input to the non-inverting inputs of the adder/subtractor for calculating the most significant z-output bits. The least significant bits are connected directly (or via buffers) from the z-input to the z-output.</description><language>por</language><subject>CALCULATING ; COMPUTING ; COUNTING ; ELECTRIC COMMUNICATION TECHNIQUE ; ELECTRIC DIGITAL DATA PROCESSING ; ELECTRICITY ; PHYSICS ; TRANSMISSION ; TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHICCOMMUNICATION</subject><creationdate>2019</creationdate><oa>free_for_read</oa><woscitedreferencessubscribed>false</woscitedreferencessubscribed></display><links><openurl>$$Topenurl_article</openurl><openurlfulltext>$$Topenurlfull_article</openurlfulltext><thumbnail>$$Tsyndetics_thumb_exl</thumbnail><linktohtml>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&date=20190416&DB=EPODOC&CC=BR&NR=102018012690A2$$EHTML$$P50$$Gepo$$Hfree_for_read</linktohtml><link.rule.ids>230,308,776,881,25543,76293</link.rule.ids><linktorsrc>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&date=20190416&DB=EPODOC&CC=BR&NR=102018012690A2$$EView_record_in_European_Patent_Office$$FView_record_in_$$GEuropean_Patent_Office$$Hfree_for_read</linktorsrc></links><search><creatorcontrib>TIAGO DIADAMI PEREZ</creatorcontrib><creatorcontrib>EDUARDO RODRIGUES DE LIMA</creatorcontrib><title>cordic otimizado para aplicações apsk</title><description>cordic otimizado para aplicações apsk uma célula de computador digital de rotação coordenada (cordic) reduzida em um cordic paralelo tem um caminho xy de entradas x e y para saídas x e y, e um caminho z de uma entrada z para uma saída z. deslocamentos de bit no caminho xy estão conectados. o caminho z tem um somador/subtrator encurtado com um parâmetro fixo embutido ou conectado. bits de entrada da entrada z são divididos em bits mais significativos e menos significativos. o número de bits mais significativos é igual à largura do somador/subtrator encurtado. os bits mais significativos são inseridos nas entradas não invertidas do somador/subtrator para calcular os bits da saída z mais significativos. os bits menos significativos são conectados diretamente (ou por meio de armazenadores) da entrada z para a saída z.
A reduced COordinate Rotation DIgital Computer (CORDIC) cell in a parallel CORDIC has an xy-path from x and y inputs to x and y outputs, and a z-path from a z-input to a z-output. Bit-shifts in the xy-path are hardwired. The z-path has a shortened adder/subtractor with a built-in or hardwired fixed parameter. Input bits from the z-input are split into most significant and least significant bits. The number of most significant bits equals the shortened adder/subtractor width. The most significant bits are input to the non-inverting inputs of the adder/subtractor for calculating the most significant z-output bits. The least significant bits are connected directly (or via buffers) from the z-input to the z-output.</description><subject>CALCULATING</subject><subject>COMPUTING</subject><subject>COUNTING</subject><subject>ELECTRIC COMMUNICATION TECHNIQUE</subject><subject>ELECTRIC DIGITAL DATA PROCESSING</subject><subject>ELECTRICITY</subject><subject>PHYSICS</subject><subject>TRANSMISSION</subject><subject>TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHICCOMMUNICATION</subject><fulltext>true</fulltext><rsrctype>patent</rsrctype><creationdate>2019</creationdate><recordtype>patent</recordtype><sourceid>EVB</sourceid><recordid>eNrjZFBPzi9KyUxWyC_JzM2sSkzJVyhILEpUSCzIyUxOPLz88NbUYiCnOJuHgTUtMac4lRdKczOourmGOHvophbkx6cWFyQmp-allsQ7BRkaGBkYWhgYGplZGjgaGROrDgBswyrX</recordid><startdate>20190416</startdate><enddate>20190416</enddate><creator>TIAGO DIADAMI PEREZ</creator><creator>EDUARDO RODRIGUES DE LIMA</creator><scope>EVB</scope></search><sort><creationdate>20190416</creationdate><title>cordic otimizado para aplicações apsk</title><author>TIAGO DIADAMI PEREZ ; EDUARDO RODRIGUES DE LIMA</author></sort><facets><frbrtype>5</frbrtype><frbrgroupid>cdi_FETCH-epo_espacenet_BR102018012690A23</frbrgroupid><rsrctype>patents</rsrctype><prefilter>patents</prefilter><language>por</language><creationdate>2019</creationdate><topic>CALCULATING</topic><topic>COMPUTING</topic><topic>COUNTING</topic><topic>ELECTRIC COMMUNICATION TECHNIQUE</topic><topic>ELECTRIC DIGITAL DATA PROCESSING</topic><topic>ELECTRICITY</topic><topic>PHYSICS</topic><topic>TRANSMISSION</topic><topic>TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHICCOMMUNICATION</topic><toplevel>online_resources</toplevel><creatorcontrib>TIAGO DIADAMI PEREZ</creatorcontrib><creatorcontrib>EDUARDO RODRIGUES DE LIMA</creatorcontrib><collection>esp@cenet</collection></facets><delivery><delcategory>Remote Search Resource</delcategory><fulltext>fulltext_linktorsrc</fulltext></delivery><addata><au>TIAGO DIADAMI PEREZ</au><au>EDUARDO RODRIGUES DE LIMA</au><format>patent</format><genre>patent</genre><ristype>GEN</ristype><title>cordic otimizado para aplicações apsk</title><date>2019-04-16</date><risdate>2019</risdate><abstract>cordic otimizado para aplicações apsk uma célula de computador digital de rotação coordenada (cordic) reduzida em um cordic paralelo tem um caminho xy de entradas x e y para saídas x e y, e um caminho z de uma entrada z para uma saída z. deslocamentos de bit no caminho xy estão conectados. o caminho z tem um somador/subtrator encurtado com um parâmetro fixo embutido ou conectado. bits de entrada da entrada z são divididos em bits mais significativos e menos significativos. o número de bits mais significativos é igual à largura do somador/subtrator encurtado. os bits mais significativos são inseridos nas entradas não invertidas do somador/subtrator para calcular os bits da saída z mais significativos. os bits menos significativos são conectados diretamente (ou por meio de armazenadores) da entrada z para a saída z.
A reduced COordinate Rotation DIgital Computer (CORDIC) cell in a parallel CORDIC has an xy-path from x and y inputs to x and y outputs, and a z-path from a z-input to a z-output. Bit-shifts in the xy-path are hardwired. The z-path has a shortened adder/subtractor with a built-in or hardwired fixed parameter. Input bits from the z-input are split into most significant and least significant bits. The number of most significant bits equals the shortened adder/subtractor width. The most significant bits are input to the non-inverting inputs of the adder/subtractor for calculating the most significant z-output bits. The least significant bits are connected directly (or via buffers) from the z-input to the z-output.</abstract><oa>free_for_read</oa></addata></record> |
fulltext | fulltext_linktorsrc |
identifier | |
ispartof | |
issn | |
language | por |
recordid | cdi_epo_espacenet_BR102018012690A2 |
source | esp@cenet |
subjects | CALCULATING COMPUTING COUNTING ELECTRIC COMMUNICATION TECHNIQUE ELECTRIC DIGITAL DATA PROCESSING ELECTRICITY PHYSICS TRANSMISSION TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHICCOMMUNICATION |
title | cordic otimizado para aplicações apsk |
url | https://sfx.bib-bvb.de/sfx_tum?ctx_ver=Z39.88-2004&ctx_enc=info:ofi/enc:UTF-8&ctx_tim=2025-01-24T16%3A10%3A03IST&url_ver=Z39.88-2004&url_ctx_fmt=infofi/fmt:kev:mtx:ctx&rfr_id=info:sid/primo.exlibrisgroup.com:primo3-Article-epo_EVB&rft_val_fmt=info:ofi/fmt:kev:mtx:patent&rft.genre=patent&rft.au=TIAGO%20DIADAMI%20PEREZ&rft.date=2019-04-16&rft_id=info:doi/&rft_dat=%3Cepo_EVB%3EBR102018012690A2%3C/epo_EVB%3E%3Curl%3E%3C/url%3E&disable_directlink=true&sfx.directlink=off&sfx.report_link=0&rft_id=info:oai/&rft_id=info:pmid/&rfr_iscdi=true |