cordic otimizado para aplicações apsk

cordic otimizado para aplicações apsk uma célula de computador digital de rotação coordenada (cordic) reduzida em um cordic paralelo tem um caminho xy de entradas x e y para saídas x e y, e um caminho z de uma entrada z para uma saída z. deslocamentos de bit no caminho xy estão conectados. o caminho...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
Hauptverfasser: TIAGO DIADAMI PEREZ, EDUARDO RODRIGUES DE LIMA
Format: Patent
Sprache:por
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
Beschreibung
Zusammenfassung:cordic otimizado para aplicações apsk uma célula de computador digital de rotação coordenada (cordic) reduzida em um cordic paralelo tem um caminho xy de entradas x e y para saídas x e y, e um caminho z de uma entrada z para uma saída z. deslocamentos de bit no caminho xy estão conectados. o caminho z tem um somador/subtrator encurtado com um parâmetro fixo embutido ou conectado. bits de entrada da entrada z são divididos em bits mais significativos e menos significativos. o número de bits mais significativos é igual à largura do somador/subtrator encurtado. os bits mais significativos são inseridos nas entradas não invertidas do somador/subtrator para calcular os bits da saída z mais significativos. os bits menos significativos são conectados diretamente (ou por meio de armazenadores) da entrada z para a saída z. A reduced COordinate Rotation DIgital Computer (CORDIC) cell in a parallel CORDIC has an xy-path from x and y inputs to x and y outputs, and a z-path from a z-input to a z-output. Bit-shifts in the xy-path are hardwired. The z-path has a shortened adder/subtractor with a built-in or hardwired fixed parameter. Input bits from the z-input are split into most significant and least significant bits. The number of most significant bits equals the shortened adder/subtractor width. The most significant bits are input to the non-inverting inputs of the adder/subtractor for calculating the most significant z-output bits. The least significant bits are connected directly (or via buffers) from the z-input to the z-output.