1-D systolic arrays design of lms adaptive (FIR) digital filtering

This paper extends the 1-D systolic array approach with a method of systematic linear design of systolic algorithms. Past methods for mapping the Least-Mean-Square (LMS) Adaptive Finite-Impulse-Response (FIR) filter onto parallel and pipelined architectures either introduce delays in the coefficient...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
Veröffentlicht in:Ai-Khawarizmi engineering journal 2010, Vol.6 (1), p.88-100
Hauptverfasser: al-Hilali, Riyad Ali Abd al-Husayn, Mahdi, Ali Haydar, al-Hashimi, Baqir Abd al-Rasul
Format: Artikel
Sprache:ara ; eng
Schlagworte:
Online-Zugang:Volltext
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
Beschreibung
Zusammenfassung:This paper extends the 1-D systolic array approach with a method of systematic linear design of systolic algorithms. Past methods for mapping the Least-Mean-Square (LMS) Adaptive Finite-Impulse-Response (FIR) filter onto parallel and pipelined architectures either introduce delays in the coefficients updates or have excessive hardware requirements. In this article, we describe an efficient 1-D systolic array for the LMS adaptive FIR filter that produces the same output and error signals as produced by the standard LMS adaptive filter architecture with single assignment form of processor functions. The proposed systolic architectures that are designed operate on a block-by-block basis and makes use of the flexibility in the design, which takes the inner product step (convolution sum) of the tap weight vector and the tap input vector in the design consideration. It enables us to extract more than one algorithm for the same problem. The input and output data flow sequentially and continuously into and out of the systolic arrays at the system clock rates, during each clock period, processing element of the same type operates in parallel. The most computationally demanding among them performs only two consecutive multiplications and two additions / subtractions per clock period, thereby allowing a very high throughput and very fast block signal processing to be achieved at the expense of a delay of L samples between the input and output and 100 % utilization, L being the block size. هذه المقالة تقيم هيكيلة المصفوفات المتوازية ذات البعد (1-D) مع طريقة تصميم الخوارزميات الخطية المتوازية أن الطرق المستخدمة لتحويل المرشح ذو النوع (FIR) و باستخدام تقنية مربع أدنى معدل إلى هيكلية متوازية و تركيز يشبه بعمله طريقة الملء و التفريغ الأنبوب ترافقهما إما تأخيرات زمنية في تجديد قيم المعاملات للمرشح أو تحتاج إلى متطلبات مادية (دوائر خارجية) إضافية. في هذا التصميم, حددنا مصفوفة من المعالجات المتوازية ذات البعد الواحد (1-D) للمرشح الملائم (LMS) و الذي يملك خواص إشارات الإخراج و الخطأ مشابه لتلك المتولدة في حالة التصميم الاعتيادي للمرشح القياسي الملائم (LMS) و ذلك باستخدام صيغة منفردة من معادلات المرشح. إن معمارية المصفوفة المفروضة تعمل على أساس دخول البيانات مجموعة بعد مجموعة الاستفادة من خواص مرونة التصميم و الذي بدوره يعتمد على خطوة الالتفاف الرياضي (CONVOLUTION SUM) بين متجه الإدخالات و متجه المعاملات للمرشح و التي مكنتنا من استخراج أكثر من خوارزمية واحدة لنفس المسألة. إن الانسياب المتسلسل و المستمر للإدخال و الإخراج من و إلى خارج المنظومة تعتمد على معدل نبضات المنظومة, خلا
ISSN:1818-1171
2312-0789