Minimum-clock-cycle Itoh-Tsujii algorithm hardware implementation for cryptography applications over GF(2m) fields

Gespeichert in:
Bibliographische Detailangaben
Veröffentlicht in:Electronics letters 2012-08, Vol.48 (18), p.1126-1128
Hauptverfasser: PARRILLA, L, LLORIS, A, CASTILLO, E, GARCIA, A
Format: Artikel
Sprache:eng
Schlagworte:
Online-Zugang:Volltext
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
Beschreibung
Zusammenfassung:
ISSN:0013-5194
1350-911X
DOI:10.1049/el.2012.1427