A single-event-hardened phase-locked loop using the radiation-hardened-by-design technique

A radiation-hardened-by-design phase-locked loop(PLL) with a frequency range of 200 to 1000 MHz is proposed.By presenting a novel charge compensation circuit,composed by a lock detector circuit,two operational amplifiers,and four MOS devices,the proposed PLL significantly reduces the recovery time a...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
Veröffentlicht in:Journal of semiconductors 2012-10, Vol.33 (10), p.97-102
1. Verfasser: 韩本光 郭仲杰 吴龙胜 刘佑宝
Format: Artikel
Sprache:eng
Schlagworte:
Online-Zugang:Volltext
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!