SEMICONDUCTOR DEVICE AND METHOD FOR MANUFACTURING THE SAME

A semiconductor device provided with: a semiconductor element forming an integrated circuit; a plurality of electrode pads formed on the integrating circuit forming surface side of the semiconductor element; bump electrodes for external units electrically connected to the electrode pads through cond...

Ausführliche Beschreibung

Gespeichert in:
Bibliographische Detailangaben
Hauptverfasser: EGUSHI, SYUJI, NISHIMURA, ASAO, ANJO, ICHIRO, SATO, TOSHIYA, NAGAI, AKIRA, AKAHOSHI, HARUO, OGINO, MASAHIKO, UENO, TAKUMI
Format: Patent
Sprache:eng ; fre ; jpn
Schlagworte:
Online-Zugang:Volltext bestellen
Tags: Tag hinzufügen
Keine Tags, Fügen Sie den ersten Tag hinzu!
container_end_page
container_issue
container_start_page
container_title
container_volume
creator EGUSHI, SYUJI
NISHIMURA, ASAO
ANJO, ICHIRO
SATO, TOSHIYA
NAGAI, AKIRA
AKAHOSHI, HARUO
OGINO, MASAHIKO
UENO, TAKUMI
description A semiconductor device provided with: a semiconductor element forming an integrated circuit; a plurality of electrode pads formed on the integrating circuit forming surface side of the semiconductor element; bump electrodes for external units electrically connected to the electrode pads through conductive layers; and a stress relieving layer which is formed between the integrated circuit forming surface and electrode pads and between the bump electrodes and the conductive layers, is bonded to the surface, pads, electrodes, and layers, is cut off by at least l/3 from its surface, and is divided into a plurality of areas. The semiconductor device is highly reliable, and can be mounted at a high packing density and at a low cost. L'invention concerne un dispositif semi-conducteur qui comprend ce qui suit: un élément semi-conducteur formant un circuit intégré; plusieurs plages d'électrodes créées du côté de la surface formant le circuit intégré de l'élément semi-conducteur; des électrodes en bosse destinées aux unités externes connectées électriquement aux plages d'électrodes à travers des couches conductrices; et une couche de soulagement de contrainte qui est créée entre la surface formant le circuit intégré et les plages d'électrodes et entre les électrodes en bosse et les couches conductrices. Cette couche est soudée à la surface, aux plages, aux électrodes et aux couches puis coupée sur au moins un tiers de sa surface et divisée en plusieurs zones. Le dispositif semi-conducteur est extrêmement fiable et peut être monté avec une densité d'encapsulation élevée et à peu de frais.
format Patent
fullrecord <record><control><sourceid>epo_EVB</sourceid><recordid>TN_cdi_epo_espacenet_WO9965075A1</recordid><sourceformat>XML</sourceformat><sourcesystem>PC</sourcesystem><sourcerecordid>WO9965075A1</sourcerecordid><originalsourceid>FETCH-epo_espacenet_WO9965075A13</originalsourceid><addsrcrecordid>eNrjZLAKdvX1dPb3cwl1DvEPUnBxDfN0dlVw9HNR8HUN8fB3UXADivo6-oW6OTqHhAZ5-rkrhHi4KgQ7-rryMLCmJeYUp_JCaW4GBTfXEGcP3dSC_PjU4oLE5NS81JL4cH9LSzNTA3NTR0NjIpQAAGUGKMI</addsrcrecordid><sourcetype>Open Access Repository</sourcetype><iscdi>true</iscdi><recordtype>patent</recordtype></control><display><type>patent</type><title>SEMICONDUCTOR DEVICE AND METHOD FOR MANUFACTURING THE SAME</title><source>esp@cenet</source><creator>EGUSHI, SYUJI ; NISHIMURA, ASAO ; ANJO, ICHIRO ; SATO, TOSHIYA ; NAGAI, AKIRA ; AKAHOSHI, HARUO ; OGINO, MASAHIKO ; UENO, TAKUMI</creator><creatorcontrib>EGUSHI, SYUJI ; NISHIMURA, ASAO ; ANJO, ICHIRO ; SATO, TOSHIYA ; NAGAI, AKIRA ; AKAHOSHI, HARUO ; OGINO, MASAHIKO ; UENO, TAKUMI</creatorcontrib><description>A semiconductor device provided with: a semiconductor element forming an integrated circuit; a plurality of electrode pads formed on the integrating circuit forming surface side of the semiconductor element; bump electrodes for external units electrically connected to the electrode pads through conductive layers; and a stress relieving layer which is formed between the integrated circuit forming surface and electrode pads and between the bump electrodes and the conductive layers, is bonded to the surface, pads, electrodes, and layers, is cut off by at least l/3 from its surface, and is divided into a plurality of areas. The semiconductor device is highly reliable, and can be mounted at a high packing density and at a low cost. L'invention concerne un dispositif semi-conducteur qui comprend ce qui suit: un élément semi-conducteur formant un circuit intégré; plusieurs plages d'électrodes créées du côté de la surface formant le circuit intégré de l'élément semi-conducteur; des électrodes en bosse destinées aux unités externes connectées électriquement aux plages d'électrodes à travers des couches conductrices; et une couche de soulagement de contrainte qui est créée entre la surface formant le circuit intégré et les plages d'électrodes et entre les électrodes en bosse et les couches conductrices. Cette couche est soudée à la surface, aux plages, aux électrodes et aux couches puis coupée sur au moins un tiers de sa surface et divisée en plusieurs zones. Le dispositif semi-conducteur est extrêmement fiable et peut être monté avec une densité d'encapsulation élevée et à peu de frais.</description><edition>6</edition><language>eng ; fre ; jpn</language><subject>BASIC ELECTRIC ELEMENTS ; ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR ; ELECTRICITY ; SEMICONDUCTOR DEVICES</subject><creationdate>1999</creationdate><oa>free_for_read</oa><woscitedreferencessubscribed>false</woscitedreferencessubscribed></display><links><openurl>$$Topenurl_article</openurl><openurlfulltext>$$Topenurlfull_article</openurlfulltext><thumbnail>$$Tsyndetics_thumb_exl</thumbnail><linktohtml>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=19991216&amp;DB=EPODOC&amp;CC=WO&amp;NR=9965075A1$$EHTML$$P50$$Gepo$$Hfree_for_read</linktohtml><link.rule.ids>230,308,776,881,25542,76290</link.rule.ids><linktorsrc>$$Uhttps://worldwide.espacenet.com/publicationDetails/biblio?FT=D&amp;date=19991216&amp;DB=EPODOC&amp;CC=WO&amp;NR=9965075A1$$EView_record_in_European_Patent_Office$$FView_record_in_$$GEuropean_Patent_Office$$Hfree_for_read</linktorsrc></links><search><creatorcontrib>EGUSHI, SYUJI</creatorcontrib><creatorcontrib>NISHIMURA, ASAO</creatorcontrib><creatorcontrib>ANJO, ICHIRO</creatorcontrib><creatorcontrib>SATO, TOSHIYA</creatorcontrib><creatorcontrib>NAGAI, AKIRA</creatorcontrib><creatorcontrib>AKAHOSHI, HARUO</creatorcontrib><creatorcontrib>OGINO, MASAHIKO</creatorcontrib><creatorcontrib>UENO, TAKUMI</creatorcontrib><title>SEMICONDUCTOR DEVICE AND METHOD FOR MANUFACTURING THE SAME</title><description>A semiconductor device provided with: a semiconductor element forming an integrated circuit; a plurality of electrode pads formed on the integrating circuit forming surface side of the semiconductor element; bump electrodes for external units electrically connected to the electrode pads through conductive layers; and a stress relieving layer which is formed between the integrated circuit forming surface and electrode pads and between the bump electrodes and the conductive layers, is bonded to the surface, pads, electrodes, and layers, is cut off by at least l/3 from its surface, and is divided into a plurality of areas. The semiconductor device is highly reliable, and can be mounted at a high packing density and at a low cost. L'invention concerne un dispositif semi-conducteur qui comprend ce qui suit: un élément semi-conducteur formant un circuit intégré; plusieurs plages d'électrodes créées du côté de la surface formant le circuit intégré de l'élément semi-conducteur; des électrodes en bosse destinées aux unités externes connectées électriquement aux plages d'électrodes à travers des couches conductrices; et une couche de soulagement de contrainte qui est créée entre la surface formant le circuit intégré et les plages d'électrodes et entre les électrodes en bosse et les couches conductrices. Cette couche est soudée à la surface, aux plages, aux électrodes et aux couches puis coupée sur au moins un tiers de sa surface et divisée en plusieurs zones. Le dispositif semi-conducteur est extrêmement fiable et peut être monté avec une densité d'encapsulation élevée et à peu de frais.</description><subject>BASIC ELECTRIC ELEMENTS</subject><subject>ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR</subject><subject>ELECTRICITY</subject><subject>SEMICONDUCTOR DEVICES</subject><fulltext>true</fulltext><rsrctype>patent</rsrctype><creationdate>1999</creationdate><recordtype>patent</recordtype><sourceid>EVB</sourceid><recordid>eNrjZLAKdvX1dPb3cwl1DvEPUnBxDfN0dlVw9HNR8HUN8fB3UXADivo6-oW6OTqHhAZ5-rkrhHi4KgQ7-rryMLCmJeYUp_JCaW4GBTfXEGcP3dSC_PjU4oLE5NS81JL4cH9LSzNTA3NTR0NjIpQAAGUGKMI</recordid><startdate>19991216</startdate><enddate>19991216</enddate><creator>EGUSHI, SYUJI</creator><creator>NISHIMURA, ASAO</creator><creator>ANJO, ICHIRO</creator><creator>SATO, TOSHIYA</creator><creator>NAGAI, AKIRA</creator><creator>AKAHOSHI, HARUO</creator><creator>OGINO, MASAHIKO</creator><creator>UENO, TAKUMI</creator><scope>EVB</scope></search><sort><creationdate>19991216</creationdate><title>SEMICONDUCTOR DEVICE AND METHOD FOR MANUFACTURING THE SAME</title><author>EGUSHI, SYUJI ; NISHIMURA, ASAO ; ANJO, ICHIRO ; SATO, TOSHIYA ; NAGAI, AKIRA ; AKAHOSHI, HARUO ; OGINO, MASAHIKO ; UENO, TAKUMI</author></sort><facets><frbrtype>5</frbrtype><frbrgroupid>cdi_FETCH-epo_espacenet_WO9965075A13</frbrgroupid><rsrctype>patents</rsrctype><prefilter>patents</prefilter><language>eng ; fre ; jpn</language><creationdate>1999</creationdate><topic>BASIC ELECTRIC ELEMENTS</topic><topic>ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR</topic><topic>ELECTRICITY</topic><topic>SEMICONDUCTOR DEVICES</topic><toplevel>online_resources</toplevel><creatorcontrib>EGUSHI, SYUJI</creatorcontrib><creatorcontrib>NISHIMURA, ASAO</creatorcontrib><creatorcontrib>ANJO, ICHIRO</creatorcontrib><creatorcontrib>SATO, TOSHIYA</creatorcontrib><creatorcontrib>NAGAI, AKIRA</creatorcontrib><creatorcontrib>AKAHOSHI, HARUO</creatorcontrib><creatorcontrib>OGINO, MASAHIKO</creatorcontrib><creatorcontrib>UENO, TAKUMI</creatorcontrib><collection>esp@cenet</collection></facets><delivery><delcategory>Remote Search Resource</delcategory><fulltext>fulltext_linktorsrc</fulltext></delivery><addata><au>EGUSHI, SYUJI</au><au>NISHIMURA, ASAO</au><au>ANJO, ICHIRO</au><au>SATO, TOSHIYA</au><au>NAGAI, AKIRA</au><au>AKAHOSHI, HARUO</au><au>OGINO, MASAHIKO</au><au>UENO, TAKUMI</au><format>patent</format><genre>patent</genre><ristype>GEN</ristype><title>SEMICONDUCTOR DEVICE AND METHOD FOR MANUFACTURING THE SAME</title><date>1999-12-16</date><risdate>1999</risdate><abstract>A semiconductor device provided with: a semiconductor element forming an integrated circuit; a plurality of electrode pads formed on the integrating circuit forming surface side of the semiconductor element; bump electrodes for external units electrically connected to the electrode pads through conductive layers; and a stress relieving layer which is formed between the integrated circuit forming surface and electrode pads and between the bump electrodes and the conductive layers, is bonded to the surface, pads, electrodes, and layers, is cut off by at least l/3 from its surface, and is divided into a plurality of areas. The semiconductor device is highly reliable, and can be mounted at a high packing density and at a low cost. L'invention concerne un dispositif semi-conducteur qui comprend ce qui suit: un élément semi-conducteur formant un circuit intégré; plusieurs plages d'électrodes créées du côté de la surface formant le circuit intégré de l'élément semi-conducteur; des électrodes en bosse destinées aux unités externes connectées électriquement aux plages d'électrodes à travers des couches conductrices; et une couche de soulagement de contrainte qui est créée entre la surface formant le circuit intégré et les plages d'électrodes et entre les électrodes en bosse et les couches conductrices. Cette couche est soudée à la surface, aux plages, aux électrodes et aux couches puis coupée sur au moins un tiers de sa surface et divisée en plusieurs zones. Le dispositif semi-conducteur est extrêmement fiable et peut être monté avec une densité d'encapsulation élevée et à peu de frais.</abstract><edition>6</edition><oa>free_for_read</oa></addata></record>
fulltext fulltext_linktorsrc
identifier
ispartof
issn
language eng ; fre ; jpn
recordid cdi_epo_espacenet_WO9965075A1
source esp@cenet
subjects BASIC ELECTRIC ELEMENTS
ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR
ELECTRICITY
SEMICONDUCTOR DEVICES
title SEMICONDUCTOR DEVICE AND METHOD FOR MANUFACTURING THE SAME
url https://sfx.bib-bvb.de/sfx_tum?ctx_ver=Z39.88-2004&ctx_enc=info:ofi/enc:UTF-8&ctx_tim=2025-02-04T03%3A48%3A04IST&url_ver=Z39.88-2004&url_ctx_fmt=infofi/fmt:kev:mtx:ctx&rfr_id=info:sid/primo.exlibrisgroup.com:primo3-Article-epo_EVB&rft_val_fmt=info:ofi/fmt:kev:mtx:patent&rft.genre=patent&rft.au=EGUSHI,%20SYUJI&rft.date=1999-12-16&rft_id=info:doi/&rft_dat=%3Cepo_EVB%3EWO9965075A1%3C/epo_EVB%3E%3Curl%3E%3C/url%3E&disable_directlink=true&sfx.directlink=off&sfx.report_link=0&rft_id=info:oai/&rft_id=info:pmid/&rfr_iscdi=true